# 第8章 割り込みコントローラ

# 8.1 概要

FIQ, IRQ の双方をサポートし、IRQ 割り込みでは割り込みアドレス・レジスタ(HVA)により、ARM CPU にベクタ・アドレスを提供します。専用のベクタ割り込み端子を利用したインタフェースも可能で、HVA レジスタを介するよりも高速な割り込み応答が可能です。

16 レベルの優先レベル制御、割り込み検出タイプの選択をサポートしています。

割り込み要因本数

64 本

補足 JL-086A では FIQ を使用しないこととします。詳細は、 $3.2.1\ TCM$  の使用に関する注意点をご参照ください。

# 8.1.1 特徴

本割り込みコントローラの特徴を<u>表 **8-1**</u>に示します。

# 表8-1 本割り込みコントローラの特徴

| 項  目          | 機能                                                |
|---------------|---------------------------------------------------|
| 搭載マクロ名        | NBPFAHB32VIC64                                    |
| 割り込み要因数       | 64                                                |
| IRQ 割り込み      | FIQ 以外すべての割り込みを IRQ 割り込みに割り当て可能                   |
|               | ベクタ・アドレスを ARM CPU コアへ供給                           |
|               | 優先レベルに従った、多重割り込みに対応                               |
| マスク機能         | あり                                                |
| ソフトウエア割り込み    | あり                                                |
| 特権モード         | あり                                                |
| レジスタ・アクセス     | AHB バス・アクセス                                       |
| 割り込み検出        | ・レベル(ハイ・レベル/ロー・レベル)                               |
|               | ・エッジ(立ち上がり/立ち下がり/両エッジ)                            |
| 割り込み優先レベル     | 16 段階                                             |
| 割り込み優先レベル・マスク | 16 段階                                             |
| 割り込み優先レベル制御   | 割り込み優先レベルと割り込み優先レベル・マスク・レジスタ(PRLM)により選            |
|               | 択可                                                |
|               | 割り込み優先レベルが同じ場合、ベクタ番号の小さい方が優先                      |
| スタンバイ対応       | CPUの Wait for interrupt に対応させるため、スタンバイ時も本割り込みコントロ |
|               | ーラにはクロック(HCLK)を供給してください。                          |
| ベクタ割り込み端子     | あり                                                |
| カスケード接続       | <u>なし</u>                                         |

備考 HCLK: AHB パス・クロック入力

削除: 表 8-1

削除: 表 8-1

# 8.1.2 サポートしている AHB 転送

AHBバス・アクセスに対する、本割り込みコントローラの動作を以下に示します。

# (α) AHB バス・アクセスのレスポンス

本割り込みコントローラのレジスタ・アクセスを行ったときの、AHB バス・アクセスに対するレスポンスを表8-2/に示します。

# 表8-2 AHB バス・アクセスに対するレスポンス

| AU-Z AIID   |            |        | レスホンバ  | ,                                        |
|-------------|------------|--------|--------|------------------------------------------|
| HTRANS[1:0] | HSIZE[2:0] | HPROT1 | 応答     | 説明                                       |
| IDLE (00)   | ı          | _      | OKAY   |                                          |
| BUSY (01)   | I          | _      | OKAY   |                                          |
| NONSEQ (10) | 010        | 0(ユーザ) | OKAY   | 特権モードでのアクセスのみ許可されている場合(UEN レジスタ          |
|             |            |        | /ERROR | の UE = 0 の場合)、ERROR で応答します。              |
|             |            |        |        | 特権モード/ユーザ・モードでのアクセスが許可されている場合            |
|             |            |        |        | (UEN レジスタの UE = 1 の場合) 、OKAY で応答し、32 ビット |
|             |            |        |        | のリード/ライトは正常に行えます。                        |
|             |            | 1 (特権) | OKAY   | 32 ビットのリード/ライトは正常に行えます。                  |
|             | 010 以外     | _      | ERROR  | HSIZE が 32 ビット以外を示す場合、ERROR で応答します。      |
| SEQ (11)    | 010        | 0(ユーザ) | OKAY   | 特権モードでのアクセスのみ許可されている場合(UEN レジスタ          |
|             |            |        | /ERROR | の UE = 0 の場合)、ERROR で応答します。              |
|             |            |        |        | 特権モード/ユーザ・モードでのアクセスが許可されている場合            |
|             |            |        |        | (UEN レジスタの UE = 1 の場合) 、OKAY で応答し、32 ビット |
|             |            |        |        | のリード/ライトは正常に行えます。                        |
|             |            | 1 (特権) | OKAY   | 32 ビットのリード/ライトは正常に行えます。                  |
|             | 010 以外     | _      | ERROR  | HSIZE が 32 ビット以外を示す場合、ERROR で応答します。      |

# (b) レスポンスの種類

本割り込みコントローラのレジスタ・アクセスを行ったときの、AHB バス・アクセスに対するレスポンスの種類を<u>表 8-3</u>Jに示します。

# 表8-3 レスポンスの種類

| 種類    | 発 行 | 備  考                                     |
|-------|-----|------------------------------------------|
| SPLIT | しない | <b>SPLIT</b> は発行しません。                    |
| ERROR | する  | 対応しない転送方式でアクセスされた場合、およびアクセス・モード(特権モード/ユー |
|       |     | ザ・モード)違反発生時に ERROR で応答します。               |
| RETRY | しない | RETRY は発行しません。                           |

削除: 表 8-2

削除: 表 8-2

削除: 表 8-3 削除: 表 8-3

**書式変更:** タブ位置: 5.67 字, リスト タブ

# 8.2 割り込み端子一覧

JL-086A では、以下の割り込み信号を割り込みコントローラに接続いたします。 %JL-086A では FIQ 機能を使用しません。

表 8-4 割り込み端子一覧(1/3)

|   | 信号名                       | 発生源                 | INTC 接続 No. | Default<br>優先順位 | <u>同期</u><br>クロック | 備考        | <b></b> /  |
|---|---------------------------|---------------------|-------------|-----------------|-------------------|-----------|------------|
| 1 | INTUDLO                   | UDL                 | 0           | 0               | PCLK              |           | //         |
| Ì | INTUDL1                   | UDL                 | 1           | 1               | PCLK.             |           | //         |
| ĺ | INTUDL2                   | UDL                 | 2           | 2               | PCLK,             |           | //         |
| ĺ | INTUDL3                   | UDL                 | 3           | 3               | PCLK,             |           |            |
|   | INTUDL4                   | UDL                 | 4           | 4               | PCLK,             |           | //         |
|   | INTUDL5                   | UDL                 | 5           | 5               | PCLK,             |           | //         |
|   | INTUDL6                   | UDL                 | 6           | 6               | PCLK,             |           | //         |
|   | INTUDL7                   | UDL                 | 7           | 7               | PCLK,             |           | /          |
|   | INTPZ0                    | 外部端子                | 10          | 30              | PCLK,             | 同期化、NF必要  |            |
|   | INTPZ1                    | 外部端子                | 11          | 31              | PCLK,             | 同期化、NF必要  |            |
|   | INTPZ2                    | 外部端子                | 12          | 32              | PCLK,             | 同期化、NF必要  | /          |
|   | INTPZ3                    | 外部端子                | 13          | 33              | PCLK,             | 同期化、NF 必要 | <b></b> // |
|   | INTTAUJ <u>21</u> 0       | TAUJ2チャネルQ          | 14          | 34              | PCLK,             |           | <i></i>    |
|   | INTTAUJ <mark>2I</mark> 1 | TAUJ2チャネル l         | 15          | 35              | PCLK,             |           |            |
|   | INTTAUJ <u>21</u> 2       | <u>TAUJ2 チャネル 2</u> | 16          | 36              | PCLK,             |           | /          |
|   | INTTAUJ <mark>21</mark> 3 | TAUJ2チャネル3          | 17          | 37              | PCLK,             |           | /          |
|   | INTTM0                    | APB-SS タイマ Q        | 18          | 38              | TIM CLK           |           | <i>\</i>   |
|   | INTTM1                    | APB-SS タイマ l        | 19          | 39              | TIM_CLK           |           | •7         |
|   | INTTM2                    | APB-SS タイマ 2        | 20          | 40              | TIM_CLK           |           | •          |
|   | INTTM3                    | APB-SS タイマ 3。       | 21          | 41              | TIM CLK           |           | •          |
|   | INTDMAERR                 | DMA-SS TYPE-AXL     | 22          | 25              | ACLK,             |           |            |
|   | INTDMA0                   | DMA-SS TYPE-AXL     | 23          | 26              | ACLK,             |           |            |
|   | INTDMA1                   | DMA-SS TYPE-AXL     | 24          | 27              | ACLK,             |           | -          |
|   | INTDMA2                   | DMA-SS TYPE-AXL     | 25          | 28              | ACLK,             |           |            |
|   | INTDMA3                   | DMA-SS TYPE-AXL     | 26          | 29              | ACLK,             |           | •          |

| 削除: 割り込み入力タイミング規                       | 定                 |
|----------------------------------------|-------------------|
| ∬削除: DMAC .                            |                   |
| 表の書式変更                                 |                   |
| 削除: ○                                  | $\overline{}$     |
|                                        | $\longrightarrow$ |
| 削除: ○                                  |                   |
| 削除: ○                                  |                   |
| 削除: ○                                  |                   |
| 削除: ○                                  | $\overline{}$     |
|                                        | $\longrightarrow$ |
| 削除: ○                                  |                   |
| 削除: ○                                  |                   |
| ∬ 削除: ○                                |                   |
| 削除: ○                                  |                   |
| 書式変更                                   | $\overline{}$     |
|                                        |                   |
| 削除: ○                                  |                   |
| 書式変更                                   |                   |
| 削除: ○                                  | )                 |
| 書式変更                                   |                   |
| 削除: ○                                  |                   |
| 書式変更                                   | $\overline{}$     |
|                                        |                   |
| 削除: タイマ・アレイ TAUJ0                      |                   |
| 削除: ○                                  |                   |
| 削除: タイマ・アレイ TAUJ1                      |                   |
| 削除: ○                                  | $\overline{}$     |
|                                        | $\longrightarrow$ |
| 削除: タイマ・アレイ TAUJ2                      |                   |
| 削除: ○                                  | ]                 |
| 削除: タイマ・アレイ TAUJ3                      |                   |
| 削除: ○                                  | $\overline{}$     |
| /                                      |                   |
| 削除: タイマ 0( _ Interval Timer)           |                   |
| 書式変更                                   |                   |
| / 削除: ○                                |                   |
| 削除: タイマ 1( "Interval Timer)            |                   |
| 書式変更                                   |                   |
| 削除: ○                                  |                   |
|                                        |                   |
| 削除: タイマ 2( . Interval Timer)           |                   |
| 書式変更                                   |                   |
| 削除: ○                                  |                   |
| 削除: タイマ 3( Interval Timer)             | $\overline{}$     |
| 書式変更                                   | $\overline{}$     |
|                                        |                   |
| 削除: ○                                  |                   |
| 削除: DMA TYPE-AXI                       |                   |
| 書式変更                                   |                   |
| 削除: —                                  |                   |
| 削除: DMA TYPE-AXI                       | $\longrightarrow$ |
| \\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\ |                   |
| 書式変更                                   |                   |
| 削除: 一                                  |                   |
| 削除: DMA TYPE-AXI                       | )                 |
| 書式変更                                   |                   |
| 削除: 一                                  |                   |
|                                        | $\longrightarrow$ |
| 削除: DMA TYPE-AXI                       |                   |
| 書式変更                                   |                   |
| ₩ 削除: —                                |                   |

削除: DMA TYPE-AXI

書式変更

| 表 8-5 割り込み        | 端子一覧(2/3)             |             |                 |                   |    |  |
|-------------------|-----------------------|-------------|-----------------|-------------------|----|--|
| 信号名               | 発生源                   | INTC 接続 No. | Default<br>優先順位 | <u>同期</u><br>クロック | 備考 |  |
| CSI_INT           | APB-SS CSIQ           | 27          | 42              | PCLK,             |    |  |
| UART_INT          | APB-SS UART           | 28          | 43              | PCLK,             |    |  |
| IIC_INT           | APB-SS I2C,           | 29          | 44              | IIC CLK,          |    |  |
| BUS_ERRINTO       | BUS <u>-SS</u>        | 30          | 45              | ACLK,             |    |  |
| BUS_ERRINT1       | BUS <u>-SS</u>        | 31          | 46              | ACLK,             |    |  |
| INTETH            | GbEther <u>-SS</u>    | 32          | 24              | ACLK,             |    |  |
| INTAD             | APB-SS ADC            | 33          | 47              | PCLK,             |    |  |
| INTU2H            | USB ホスト BRIDGE        | 34          | 17              | HCLK,             |    |  |
| INTU2HOHCI        | USB ホスト OHCI          | 35          | 18              | HCLK,             |    |  |
| INTU2HEHCI        | USB ホスト EHCI          | 36          | 19              | HCLK,             |    |  |
| INTU2HPME         | USB ホスト PME           | 37          | 20              | HCLK,             |    |  |
| INTU2F            | USB ファンクション<br>BRIDGE | 38          | 21              | HCLK,             |    |  |
| INTU2FEPC         | USB ファンクション EPC       | 39          | 22              | HCLK,             |    |  |
| PCIe_INTA_RC      | PCIe INTA             | 40          | 8               | HCLK,             |    |  |
| PCIe_INTB_RC      | PCIe INTB             | 41          | 9               | HCLK,             |    |  |
| PCIe_INTC_RC      | PCIe INTC             | 42          | 10              | HCLK,             |    |  |
| PCIe_INTD_RC      | PCIe INTD             | 43          | 11              | HCLK,             |    |  |
| PCIe_INTMSI_RC    | PCIe MSI              | 44          | 12              | HCLK,             |    |  |
| PCIe_MSG_INT      | PCle メッセージ            | 45          | 13              | HCLK,             |    |  |
| PCIe_PCIE_ERR_INT | PCIe PCIe Error       | 46          | 14              | HCLK,             |    |  |
| PCIe_AXI_ERR_INT  | PCIe AXI Error        | 47          | 15              | HCLK,             |    |  |
| PCIe_INTALL       | PCIe PCIe 割り込み<br>論理和 | 48          | 16              | HCLK,             |    |  |
| SFMEMC_INT        | MEM-SS TYPE-SROM      | 49          | 23              | нсіқ,             |    |  |

| -                      | 削除: .                   |
|------------------------|-------------------------|
|                        | :                       |
|                        |                         |
| 7                      | 表の書式変更                  |
|                        | <b>削除:</b> DMAC .<br>接続 |
| $\left( \right)$       | 削除: CSI0                |
| $\left( \right)$       | 削除: ○                   |
| //                     | 削除: UART                |
| 1                      | 削除: —                   |
| //                     | 削除: I2C                 |
| //                     | 削除: —                   |
| //                     | 削除: —                   |
| 1                      | 削除: —                   |
| 1                      | 削除: —                   |
| //                     | 削除: ADC                 |
| //                     | 削除: ○                   |
| //                     | 削除: —                   |
| 1                      | 削除: —                   |
| $\left( \right)$       | 削除: 一                   |
| $\left( \cdot \right)$ | 削除: —                   |
| ()                     | 削除: —                   |
|                        | 削除: —                   |
|                        | 削除: —                   |
| 1                      | 削除: 一                   |
| 1                      | 削除: 一                   |
|                        | 削除: .                   |
| 1                      | 削除: Serial Flash        |

| 削除: Serial Flash . | メモリ・コントローラ

削除: —

| i     |               |
|-------|---------------|
| 表 8-6 | 割り込み端子一覧(3/3) |

| 信号名           | 発生源                                                 | INTC 接続<br>No. | Default<br>優先順位 | <u>同期</u><br>クロック | 備考 | <b>4</b>   |
|---------------|-----------------------------------------------------|----------------|-----------------|-------------------|----|------------|
| BUS_ERRINT2   | BUS <u>-SS</u><br>(AXIIC2 と APBBUS 間の<br>AXIAHB)    | 50             | 48              | <u>HCLK</u>       |    | <b></b>    |
| BUS_ERRINT3   | BUS <u>-SS</u><br>(AHBIC と AXIIC1 間の<br>AHBAXI)     | 51             | 49              | HCLK              |    | <b>→</b> \ |
| BUS_ERRINT4   | BUS <u>-SS</u><br>(CoreSight と AXIIC1 間の<br>AHBAXI) | 52             | 50              | HCLK,             |    | <b></b> \  |
| INTETH_AXI    | GbEther <u>-SS (</u> AXI 割り込み)                      | 53             | 51              | HCLK,             |    | 4          |
| CPUSS_FPIXC   | CPU <u>-SS</u> FPU<br>不正確例外                         | 54             | 52              | CPUCK             |    |            |
| CPUSS_FPOFC   | CPU <u>-SS</u> FPU<br>オーバーフロー例外                     | 55             | 53              | <u>CPUCK</u>      |    | <b></b>    |
| CPUSS_FPUFC   | CPU <u>-SS</u> FPU<br>アンダーフロー例外                     | 56             | 54              | CPUCK             |    |            |
| CPUSS_FPIOC   | CPU <u>-SS</u> FPU<br>無効演算例外                        | 57             | 55              | CPUCK,            |    |            |
| CPUSS_FPDZC   | CPU <u>-SS</u> FPU<br>ゼロ除算例外                        | 58             | 56              | <u>CPUCK</u>      |    | <b>-</b>   |
| CPUSS_FPIDC   | CPU <u>-SS</u> FPU<br>入力非正規例外                       | 59             | 57              | CPUCK             |    | <b>-</b>   |
| CPUSS_TRIGINT | CPU <u>-SS</u> CTI からの<br>クロストリガ割り込み出力              | 60             | 58              | CPUCK,            |    |            |
| PCISS_GPO[0]  | PCIe <u>-SS</u> General purpose<br>Output レジスタ出力    | 61             | 59              | <u>ACLK</u>       |    | <b></b>    |

削除: . 削除: . **書式変更**:中央揃え 削除: DMAC **書式変更:** フォント: 太字, 組み文字 **書式変更**:中央揃え 削除: 一 **書式変更:** フォント: 太字, 組み文字 **書式変更**:中央揃え 削除: 一 | 書式変更: フォント: 太字, 組み文字 書式変更:中央揃え 削除: — 削除: -書式変更: フォント: 太字, 組み文字 書式変更:中央揃え | 書式変更: フォント: 太字, 組み文字 書式変更:中央揃え 書式変更: フォント: 太字, 組み文字 **書式変更**:中央揃え **書式変更**:フォント:太字,組み文字 書式変更:中央揃え 削除: 一 | 書式変更: フォント : 太字, 組み文字 **書式変更**:中央揃え 削除: -**書式変更:** フォント: 太字, 組み文字 **書式変更**:中央揃え **書式変更**:フォント:太字,組み文字

**書式変更**:中央揃え

書式変更:中央揃え

書式変更: 中央揃え

削除: -

削除: 一

**書式変更:**フォント:太字,組み文字

書式変更: フォント: 太字, 組み文字

# 8.3 レジスタ

# 8.3.1 レジスター覧

本割り込みコントローラのレジスター覧を<u>表 **8-7**</u>に示します。

配置アドレスは、本割り込みコントローラが配置されているベース・アドレスからのオフセット・アドレス で表現しています。

表8-7 レジスタ一覧 (1/2)

|       | アドレス                      | レジスタ名称                                                              | 略号                  | R/W    | 初期値         |
|-------|---------------------------|---------------------------------------------------------------------|---------------------|--------|-------------|
|       | EFFD_F000H-<br>EFFD_F004H | IRQ ステータス・レジスタ 0- <u>l</u> (irq status register)                    | IRQS0-IRQS <u>1</u> | R      | 0000_0000H  |
| İ     | EFFD_F008H-<br>EFFD_F01FH | Reserved #1                                                         |                     |        |             |
| 1     | EFFD_F020H-<br>EFFD_F024H | FIQ ステータス・レジスタ 0-1 (fiq status register) 準2                         | FIQS0-FIQS1_        | R      | 0000_0000H  |
|       | EFFD_F028H-<br>EFFD_F03FH | Reserved #1                                                         |                     |        |             |
|       | EFFD_F040F-               | 割り込み入力ステータス・レジスタ 0-1,                                               | RAISO-RAIS1_        | R      | 0000_0000H  |
|       | EFFD_F044H                | (raw interrupt status register)                                     | KAISU-KAIS <u>I</u> | K      | 0000_0000H  |
|       | EFFD_F048H-<br>EFFD_F05FH | Reserved #1                                                         |                     | _      |             |
|       | EFFD_F060H-               | IRQ/FIQ 割り込み選択レジスタ 0-1.                                             | ISLO-ISL <u>1</u>   | R/W    | 0000 0000Н  |
| ]<br> | EFFD_F064H-               | (interrupt select register)                                         |                     |        |             |
|       | EFFD_F07FH                | Reserved #1                                                         |                     |        |             |
|       | EFFD_F080H-<br>EFFD_F084H | 割り込みイネーブル・レジスタ <u>0-1</u> (interrupt enable                         | IEN0-IEN1           | R/W    | 0000_0000H  |
|       | EFFD_F088H-               | register)                                                           |                     |        |             |
| ı     | EFFD_F09FH                |                                                                     | _                   |        |             |
|       | EFFD_F0A0H-<br>EFFD_F0A4H | 割り込みイネーブル・クリア・レジスタ 0- <u>1</u><br>(interrupt enable clear register) | IEC0-IEC1           | W      | 0000_0000H  |
| l     | EFFD_F0A8H-<br>EFFD_F0BFH | Reserved #1                                                         | _                   |        |             |
| l     | EFFD_F0C0H-               | ソフトウエア割り込みレジスタ O- <u>l</u>                                          | CAMO CAMA           | D ()A/ | 0000 00001  |
|       | EFFD_F0C4H                | (software interrupt register)                                       | SWI0-SWI <u>1</u>   | R/W    | 0000_0000H  |
| l     | EFFD_F0C8H-<br>EFFD_F0DFH | Reserved *1                                                         | <u> </u>            |        | _           |
|       | EFFD_F0E0H-<br>EFFD_F0E4H | ソフトウエア割り込みクリア・レジスタ 0-1                                              | SWC0-SWC1           | W      | 0000_0000H  |
| !<br> | EFFD FOE8H-               | (software interrupt clear register)                                 | •                   |        |             |
|       | EFFD_F0FFH                | Reserved #1                                                         |                     |        |             |
|       | EFFD_F100H-<br>EFFD_F104H | 割り込み検出タイプ選択レジスタ 0-1,                                                | PLSO-PLS1           | R/W    | 0000_0000Н  |
|       | EFFD_F118H-               | (pulse select register)  Reserved **1                               |                     |        |             |
| Ì     | EFFD_F11FH<br>EFFD_F120H- | エッジ検出ビット・クリア・レジスタ 0- <u>1</u>                                       |                     |        |             |
|       | EFFD_F124H                | (pulse interrupt clear register)                                    | PIC0-PIC1           | W      | 0000_0000H  |
|       | EFFD_F128H-<br>EFFD_F13FH | Reserved #1                                                         |                     |        |             |
|       | EFFD_F140H-               | 割り込みエッジ・コントロール・レジスタ 0-3.                                            | EDGC0-EDGC3         | R/W    | 5555_5555H  |
| <br>  | EFFD_F14CH                | (edge control register)                                             |                     | 11/ 44 | 3333_333311 |
| !     | EFFD_F150H-<br>EFFD_F17FH | Reserved #1                                                         |                     |        |             |
|       | EFFD_F180H-<br>EFFD_F18CH | 割り込みレベル・コントロール・レジスタ 0-3                                             | LVLC0-LVLC3         | R/W    | 5555_5555H  |
| !<br> | EFFD_F190H-               | (level control register)                                            |                     |        | _           |
|       | EFFD_F1BFH                | Reserved #1                                                         |                     |        |             |

注 1. ライトは無視され、リードは 0000\_0000H が読み出されます。

| 肖                                                                                           | 除:                                        | 表 8-7                                                                       |          |
|---------------------------------------------------------------------------------------------|-------------------------------------------|-----------------------------------------------------------------------------|----------|
| Ä                                                                                           | <b>川除</b> :                               | 表 8-7 表 8-7                                                                 |          |
| 1                                                                                           | F式 3                                      | <b>を更</b>                                                                   |          |
| Ä                                                                                           | 小除:                                       | 8-7                                                                         |          |
| Ä                                                                                           | 小除:                                       | 3                                                                           |          |
| Ä                                                                                           | <b>川除</b> :                               | 3                                                                           |          |
| Ä                                                                                           | <b>川除</b> :                               | С                                                                           |          |
| Ä                                                                                           | <b>川除</b> :                               | 10                                                                          |          |
| Ä                                                                                           | 小除:                                       | 3                                                                           |          |
| 肖                                                                                           | 小除:                                       | 3                                                                           |          |
| Ä                                                                                           | <b>川除</b> :                               | С                                                                           |          |
| Ä                                                                                           | <b>川除</b> :                               | 30                                                                          |          |
| Ä                                                                                           | <b>小除</b> :                               |                                                                             |          |
| Ä                                                                                           | <b>川除</b> :                               | 3                                                                           |          |
| Ä                                                                                           | 小除:                                       | 3                                                                           |          |
| Ä                                                                                           | <b>小除</b> :                               | 44C                                                                         |          |
| 肖                                                                                           | 除:                                        | 50                                                                          | <u> </u> |
| 肖                                                                                           | 除:                                        |                                                                             |          |
| 肖                                                                                           | <b>川除</b> :                               | 3                                                                           |          |
| 肖                                                                                           | 川除:                                       | 3                                                                           |          |
| 肖                                                                                           | 川除:                                       | С                                                                           |          |
| Ä                                                                                           | 川除:                                       | 70                                                                          |          |
| $\succeq$                                                                                   | 川除:                                       |                                                                             |          |
| 肖                                                                                           | 川除:                                       | 3                                                                           |          |
| 肖                                                                                           | 川除:                                       | 3                                                                           |          |
| 肖                                                                                           | <b>川除</b> :                               | 8C                                                                          |          |
| $\sim$                                                                                      |                                           |                                                                             | l        |
| 肖                                                                                           | 除:                                        | 90                                                                          | <u></u>  |
| $\succeq$                                                                                   | 除:<br> 除:                                 |                                                                             |          |
| Ä                                                                                           |                                           | 3                                                                           |          |
| 肖肖                                                                                          | 除:                                        | 3                                                                           |          |
| 育育                                                                                          | 除:<br> 除:                                 | 3<br>3<br><b>C</b>                                                          |          |
| 肖肖肖                                                                                         | 除:<br> 除:<br> 除:                          | 3<br>3<br><b>C</b><br>B0                                                    |          |
| 肖肖肖肖                                                                                        | 除:<br> 除:<br> 除:                          | 3<br>3<br><b>C</b><br><b>BO</b><br>3                                        |          |
| 肖肖肖肖肖                                                                                       | 除:<br> 除:<br> 除:<br> 除:                   | 3<br>3<br><b>C</b><br><b>BO</b><br>3                                        |          |
| 肖肖肖肖肖肖                                                                                      | 除:<br> 除:<br> 除:<br> 除:                   | 3<br>3<br>C<br>BO<br>3<br>3                                                 |          |
| 背背背背背背                                                                                      | 除:<br> 除:<br> 除:<br> 除:<br> 除:            | 3<br>3<br>C<br>B0<br>3<br>3<br>C                                            |          |
| 青 青 青 青 青 青                                                                                 |                                           | 3<br>3<br>C<br>BO<br>3<br>3<br>C<br>DO                                      |          |
| 有<br>有<br>有<br>有<br>有<br>有<br>有<br>有<br>有<br>有<br>有<br>有<br>有<br>有<br>有<br>有<br>有<br>有<br>有 | 除:<br> 除:<br>  除:<br>  除:<br>  除:<br>  除: | 3<br>3<br>C<br>BO<br>3<br>3<br>C<br>DO<br>3                                 |          |
|                                                                                             |                                           | 3 3 C B0 3 3 C D0 3 3 C                                                     |          |
| 青青青青青青青青                                                                                    |                                           | 3 3 C B0 3 3 C D0 3 3 C F0                                                  |          |
|                                                                                             |                                           | 3 3 C B0 3 3 C D0 3 3 C F0                                                  |          |
| <b>青青青青青青青青青</b>                                                                            |                                           | 3 3 C B0 3 3 C D0 3 3 C F0 3 3                                              |          |
|                                                                                             |                                           | 3 3 C B0 3 3 C D0 3 3 C F0 3 3 C                                            |          |
| 背背背背背背背背背                                                                                   |                                           | 3 3 C B0 3 3 C D0 3 3 C F0 3 3 C C F0 0                                     |          |
|                                                                                             |                                           | 3 3 C BO 3 3 3 C DO 3 3 3 C FO 3 3 3 C FO 3 3 3                             |          |
|                                                                                             |                                           | 3 3 C BO 3 3 3 C DO 3 3 3 C FO 3 3 C FO 3 3 3 C                             |          |
| 当当年的一个一个一个一个一个一个一个一个一个一个一个一个一个一个一个一个一个一个一个                                                  |                                           | 3 3 C BO 3 3 C DO 3 3 C FO 3 3 C FO 3 3 C C C C C C C C C C C C C C C C C   |          |
| 青青青青青青青青青青青青青                                                                               |                                           | 3 3 C BO 3 3 C DO 3 3 C FO 3 3 C FO 3 3 C C T T T T T T T T T T T T T T T T |          |
| 育育育育育育育育育育育育育育                                                                              |                                           | 3 3 C BO 3 3 C DO 3 3 3 C FO 3 3 C FO 3 3 C 0 7                             |          |
| 育育育育育育育育育育育育育育育育                                                                            |                                           | 3 3 C BO 3 3 3 C DO 3 3 3 C FO 3 3 3 C 5 C 0 3 3 7 7                        |          |
| 育育育育育育育育育育育育育育育育                                                                            |                                           | 3 3 C BO 3 3 C DO 3 3 C FO 3 3 C T 7 5                                      |          |

# 表 8-8 レジスタ一覧 (2/2)

| アドレス                                     | レジスタ名称                                                                 | 略号                  | R/W | 初期値        |
|------------------------------------------|------------------------------------------------------------------------|---------------------|-----|------------|
| EFFD_F1C0H                               | 割り込み優先レベル・マスク・レジスタ<br>(priority level mask register)                   | PRLM                | R/W | 0000_0000H |
| EFFD_F1C4H                               | 割り込み優先レベル・マスク・クリア・レジスタ<br>(priority level mask clear register)         | PRLC                | W   | 0000_0000H |
| EFFD_F1C8H                               | ユーザ・モード・イネーブル・レジスタ<br>(usermode enable register)                       | UEN                 | R/W | 0000_0001H |
| EFFD_F1CCH-<br>EFFD_F1FFH                | Reserved 121                                                           | 1                   | _   | -          |
| EFFD_F200H                               | 割り込みアドレス・レジスタ (high priority vector address register)                  | HVA                 | R/W | 0000_0000H |
| EFFD_F204H-<br>EFFD_F20FH                | Reserved *1                                                            | 1                   | _   | -          |
| EFFD_F210H-<br>EFFD_F214H                | 割り込みサービス・ステータス・レジスタ 0- <u>1</u><br>(interrupt service status register) | ISSO-ISS <u>1</u> , | R   | 0000_0000H |
| EFFD_F2 <mark>18</mark> H-<br>EFFD_F22FH | Reserved *1                                                            | _                   | _   | _          |
| EFFD_F230H-<br>EFFD_F23 <mark>4</mark> H | 割り込みサービス・カレント・レジスタ 0- <u>1</u><br>(interrupt service current register) | ISC0-ISC <u>1</u>   | R   | 0000_0000H |
| EFFD_F2 <mark>38</mark> H-<br>EFFD_F3FFH | Reserved #1                                                            | _                   |     | _          |
| EFFD_F400H-<br>EFFD_F4FCH                | 割り込みアドレス格納レジスタ 0- <u>63</u><br>(vector address register)               | VAD0-VAD <u>63</u>  | R/W | 0000_0000H |
| EFFD_F <u>5</u> 00H-<br>EFFD_F7FFH       | Reserved *1                                                            |                     | _   | <u></u>    |
| EFFD_F800H-<br>EFFD_F8FCH                | 割り込み優先レベル格納レジスタ 0- <u>63</u><br>(priority level register)              | PRLO-PRL <u>63</u>  | R/W | 0000_0000H |
| EFFD_F <u>9</u> 00H-<br>EFFD_FBFFH       | Reserved **1                                                           |                     |     |            |
| EFFD_FC00H                               | テスト・モード選択レジスタ(test mode control register)                              | TCR                 | R/W | 0000_0000H |
| EFFD_FC04H                               | テスト・モード割り込み入力制御レジスタ<br>(test mode interrupt input control register)    | TICR                | R/W | 0000 0000H |
| EFFD_FC08H                               | テスト・モード割り込みアドレス制御レジスタ<br>(test mode address input control register)    | TACR                | R/W | 0000_0000H |
| EFFD_FC0CH                               | 割り込み要求ステータス・レジスタ<br>(interrupt output status register)                 | IOS                 | R   | 0000_0000H |
| EFFD_FC10H                               | 割り込みアドレス・ステータス・レジスタ (vector address output status register)            | VAOS                | R   | 0000_0000H |

| <b>削除:</b> 3   |
|----------------|
| <b>削除:</b> 3   |
| 削除: C          |
| 削除: 20         |
| <b>削除:</b> 3   |
| <b>削除:</b> 3   |
| 削除: C          |
| 削除: 40         |
| <b>削除:</b> 127 |
| <b>削除:</b> 127 |
| 削除: 5          |
| 削除: 6          |
| <b>削除:</b> 127 |
| <b>削除:</b> 127 |
| 削除: 9          |
| 削除: A          |
| 削除: 注 2        |
| 削除: 注 3        |

注 1. ライトは無視され、リードは 0000\_0000H が読み出されます。

2. <u>JL-086A では、FIQ 機能を使用しません。</u>

削除: 初期値は、nIRQIN, FIQIN 端子の設定 で決まります。

削除: 3.

削除: 初期値は、VADIN[31:0]端子の設定で 決まります。

削除: -----------改ページ-----

削除:表8-9.本割り込みコントローラの追 加 Reserved 領域。 NBPFAHB32VIC64

# 8.3.2 レジスタ相関図

本割り込みコントローラのレジスタ相関図を図8-1」に示します。

削除: 図 8-1 削除: 図 8-2



削除: 12

# 8.3.3 レジスタ機能説明

本割り込みコントローラのレジスタを操作するときには、以下の点を注意してください。

# (1) 初期化について

リセット解除の時点では、本割り込みコントローラは割り込み優先レベルの設定などのレジスタが動作可能な状態になっていません。必ず「<u>8.4.1」レジスタ初期化手順</u>」に従い、初期化してください。

以下のレジスタをライトする際には、必ず「8.4.1レジスタ初期化手順」または、「8.4.2レジスタ書き換え手順」に従ってください。

- ISL (IRQ/FIQ 割り込み選択レジスタ)
- IEC (割り込みイネーブル・クリア・レジスタ)
- PLS(割り込み検出タイプ選択レジスタ)
- EDGC (割り込みエッジ・コントロール・レジスタ)
- LVLC (割り込みレベル・コントロール・レジスタ)
- PRLM (割り込み優先レベル・マスク・レジスタ)
- VAD (割り込みアドレス格納レジスタ)
- PRL(割り込み優先レベル格納レジスタ)
- TCR (テスト・モード選択レジスタ)

# (2) Reserved 領域等へのリード/ライト

**Reserved** 領域へのライトは無視され、リードは0が読み出されます。 ライトのみ可能なレジスタへのリードは0が読み出されます。

書式変更: フォント: 太字

**削除: 8.5.1**レジスタ初期化手順レジスタ初期化手順

**書式変更:** フォント: MS ゴシック

**書式変更:** フォント: (英) Century Gothic, (日) MS ゴシック

**書式変更:** フォント:(英)MS ゴシック,(日)MS ゴシック

**削除: 8.5.1**レジスタ初期化手順レジスタ初 期化手順

書式変更: フォント:(英)Century Gothic, (日) MS ゴシック

**書式変更**: フォント : 太字

**書式変更:** フォント : MS ゴシック

**削除: 8.5.2**レジスタ書き換え手順レジスタ 書き換え手順

**書式変更:** フォント : (英) Century Gothic, (日) MS ゴシック

# 8.3.3.1 IRQ ステータス・レジスタ 0-1 (IRQS0-IRQS1) 削除: 3 削除: 3 削除: 3 IRQS0-IRQS1 レジスタは、IRQ マスク後の割り込みステータスを示します。 削除: 3 削除: 3 削除: 3



削除: . 31 削除: 127

備考 1. <u>関連レジスタ ... IEN レジスタ: 8.3.3.5</u> ISL レジスタ: 8.3.3.4 参照

V V....

削除: 8.3.3.48.4.3.4 削除: 上記は NBPFAHB32VIC128 の場合で す。その他のマクロは以下のレジスタを内 蔵しています。

NBPFAHB32VIC96: IRQS0-IRQS2, NBPFAHB32VIC64: IRQS0, IRQS1, NBPFAHB32VIC32: IRQS0

削除: 8.3.3.58.4.3.5

JL-086A では、NBPFAHB32VIC64 を搭載 しています。

削除: 2.

削除: 関連レジスタ ... IEN レジスタ: 8.4.3.58.4.3.5, ISL レジスタ: 8.4.3.48.4.3.4 参照



# 8.3.3.3 割り込み入力ステータス・レジスタ 0-1 (RAISO-RAIS1)

RAISO-RAIS $_{-}$ レジスタは、マスク前の INTSRC 入力、ソフトウエア割り込み入力のステータスを示します。 RAISO-RAIS $_{-}$ レジスタは、32 ビット単位でリードのみ可能です。

| こう下位置 こうドイ |           |           |           |           | 意味        |           |           |           |           |           |           |           |           |           |           |           |            |
|------------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|------------|
| ビット        | 位置        | ビット       | ·名        |           | 音 味       |           |           |           |           |           |           |           |           |           |           |           |            |
| R/W        | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         |            |
|            | RAI<br>47 | RAI<br>46 | RAI<br>45 | RAI<br>44 | RAI<br>43 | RAI<br>42 | RAI<br>41 | RAI<br>40 | RAI<br>39 | RAI<br>38 | RAI<br>37 | RAI<br>36 | RAI<br>35 | RAI<br>34 | RAI<br>33 | RAI<br>32 | 0000_0000H |
|            | 15        | 14        | 13        | 12        | 11        | 10        | 9         | 8         | 7         | 6         | 5         | 4         | 3         | 2         | 1         | 0         | 初期値        |
| R/W        | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | •          |
| RAIS1      | RAI<br>63 | RAI<br>62 | RAI<br>61 | RAI<br>60 | RAI<br>59 | RAI<br>58 | RAI<br>57 | RAI<br>56 | RAI<br>55 | RAI<br>54 | RAI<br>53 | RAI<br>52 | RAI<br>51 | RAI<br>50 | RAI<br>49 | RAI<br>48 | 044H       |
|            | 31        | 30        | 29        | 28        | 27        | 26        | 25        | 24        | 23        | 22        | 21        | 20        | 19        | 18        | 17        | 16        | オフセット・アドレ  |
| R/W        | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         |            |
|            | RAI<br>15 | RAI<br>14 | RAI<br>13 | RAI<br>12 | RAI<br>11 | RAI<br>10 | RAI<br>9  | RAI<br>8  | RAI<br>7  | RAI<br>6  | RAI<br>5  | RAI<br>4  | RAI<br>3  | RAI<br>2  | RAI<br>1  | RAI<br>0  | 0000_0000H |
|            | 15        | 14        | 13        | 12        | 11        | 10        | 9         | 8         | 7         | 6         | 5         | 4         | 3         | 2         | 1         | 0         | 初期値        |
| R/W        | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         |            |
| RAIS0      | RAI<br>31 | RAI<br>30 | RAI<br>29 | RAI<br>28 | RAI<br>27 | RAI<br>26 | RAI<br>25 | RAI<br>24 | RAI<br>23 | RAI<br>22 | RAI<br>21 | RAI<br>20 | RAI<br>19 | RAI<br>18 | RAI<br>17 | RAI<br>16 | 040H       |
|            | 31        | 30        | 29        | 28        | 27        | 26        | 25        | 24        | 23        | 22        | 21        | 20        | 19        | 18        | 17        | 16        | オフセット・アドレ  |

| ビット位置  | ビット名            | 意 味                                       |
|--------|-----------------|-------------------------------------------|
| 各 31-0 | RAI <u>63</u> - | マスク前の割り込み要求の入力およびソフトウエア割り込み入力のステータスを示します。 |
|        | RAI0            | 0:割り込み要求なし                                |
|        |                 | 1:割り込み要求あり                                |

備考 1. <u>関連レジスタ ... IEN レジスタ: 8.3.3.5</u> ISS レジスタ: 8.3.3.17 参照

**削除:** . 31

削除: 3

削除: 3

削除: 3

削除: 3

削除: 127

削除: 8.3.3.58.4.3.5

削除: 8.3.3.178.4.3.17

削除: 上記は NBPFAHB32VIC128 の場合です。その他のマクロは以下のレジスタを内蔵しています。

NBPFAHB32VIC96: RAISO-RAIS2, NBPFAHB32VIC64: RAISO, RAIS1,

NBPFAHB32VIC32:RAISO JL-086A では、NBPFAHB32VIC64 を搭載 しています。

削除: 2.

**書式変更**: フォント : (英) Times New Roman, (日) MS 明朝

# 8.3.3.4 IRQ/FIQ 割り込み選択レジスタ 0-1 (ISLO-ISL1)

ISLO-ISL1\_レジスタは、対応する割り込み要因が FIQ 割り込みを発生するか、IRQ 割り込みを発生するかを選択 します。FIQ割り込みは、ISLO-ISL1\_のうち1ビットのみを割り当ててください。

ISLO-ISL1\_レジスタは、32 ビット単位でリード/ライト可能です。

|       | 31        | 30        | 29        | 28        | 27        | 26        | 25        | 24        | 23        | 22        | 21        | 20        | 19        | 18        | 17        | 16        | オフセット・アドレス |
|-------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|------------|
| ISLO  | ISL<br>31 | ISL<br>30 | ISL<br>29 | ISL       | ISL<br>27 | ISL       | ISL<br>25 | ISL<br>24 | ISL       | ISL<br>22 | ISL<br>21 | ISL<br>20 | ISL       | ISL       | ISL<br>17 | ISL<br>16 | 060H       |
| R/W   | R/W       | R/W       | R/W       | 28<br>R/W | R/W       | 26<br>R/W | R/W       | R/W       | 23<br>R/W | R/W       | R/W       | R/W       | 19<br>R/W | 18<br>R/W | R/W       | R/W       | l          |
| K/ VV | K/ VV     | K/ VV     | K/ **     | K/ VV     | K/ **     | N/ VV     | K/ VV     | K/ **     | K/ ¥¥     | K/ VV     | K/ **     | K/ VV     | K/ **     | K/ VV     | K/ **     | K/ VV     |            |
|       | 15        | 14        | 13        | 12        | 11        | 10        | 9         | 8         | 7         | 6         | 5         | 4         | 3         | 2         | 1         | 0         | 初期値        |
|       | ISL<br>15 | ISL<br>14 | ISL<br>13 | ISL<br>12 | ISL<br>11 | ISL<br>10 | ISL<br>9  | ISL<br>8  | ISL<br>7  | ISL<br>6  | ISL<br>5  | ISL<br>4  | ISL<br>3  | ISL<br>2  | ISL<br>1  | ISL<br>O  | 0000_0000H |
| R/W   | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | I          |
|       | 31        | 30        | 29        | 28        | 27        | 26        | 25        | 24        | 23        | 22        | 21        | 20        | 19        | 18        | 17        | 16        | オフセット・アドレ  |
| ISL1  | ISL<br>63 | ISL<br>62 | ISL<br>61 | ISL<br>60 | ISL<br>59 | ISL<br>58 | ISL<br>57 | ISL<br>56 | ISL<br>55 | ISL<br>54 | ISL<br>53 | ISL<br>52 | ISL<br>51 | ISL<br>50 | ISL<br>49 | ISL<br>48 | 064H       |
| R/W   | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | ļ          |
|       | 15        | 14        | 13        | 12        | 11        | 10        | 9         | 8         | 7         | 6         | 5         | 4         | 3         | 2         | 1         | 0         | 初期値        |
|       | ISL<br>47 | ISL<br>46 | ISL<br>45 | ISL<br>44 | ISL<br>43 | ISL<br>42 | ISL<br>41 | ISL<br>40 | ISL<br>39 | ISL<br>38 | ISL<br>37 | ISL<br>36 | ISL<br>35 | ISL<br>34 | ISL<br>33 | ISL<br>32 | 0000_0000H |
| R/W   | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | 1          |

| ビット位置  | ビット名            | 意 味                                 |
|--------|-----------------|-------------------------------------|
| 各 31-0 | ISL <u>63</u> - | 割り込みソースを FIQ 割り込みと IRQ 割り込みから選択します。 |
|        | ISLO            | 1: FIQ 割り込み( <u>設定禁止)</u>           |
|        |                 | 0 : IRQ 割り込み                        |

**削除:** ... 31 削除: 127 削除: (設定禁止)

# 備考 1. <u>関連レジスタ ... EDGC レジスタ:8.3.3.11、 LVLC レジスタ:8.3.3.12、参照</u>、

2. JL-086A では、FIQ 機能を使用しません。

削除: 8.3.3.118.4.3.11

削除: 8.3.3.128.4.3.12

削除: 上記は NBPFAHB32VIC128 の場合で す。その他のマクロは以下のレジスタを内 蔵しています。

削除: 3

削除: 3

削除: 3

削除: 3

削除: 3

NBPFAHB32VIC96: ISLO-ISL2, NBPFAHB32VIC64: ISLO, ISL1, NBPFAHB32VIC32 : ISLO .

JL-086A では、NBPFAHB32VIC64 を搭載 しています。

**削除: 関連レジスタ ... EDGC レジスタ:** 8.4.3.11, LVLC レジスタ: 8.4.3.12 参照

# 8.3.3.5 割り込みイネーブル・レジスタ 0-1, (IENO-IEN1) IENO-IEN1, レジスタは、FIQ および IRQ 割り込みの許可/マスクを選択します。リセット時は、すべての割り 込み要求はマスクされています。

このレジスタは、ビットをセット(1)すると、クリア(0)はできません。クリアは割り込みイネーブル・クリア・レジスタ  $0-\frac{1}{2}$ (IECO-IEC $\frac{1}{2}$ )で行ってください。

IENO-IEN1\_レジスタは、32 ビット単位でリード/ライト可能です。

|       | 31  | 30        | 29        | 28  | 27        | 26        | 25        | 24  | 23  | 22        | 21        | 20        | 19        | 18        | 17        | 16  | オフセット・アドレス  |
|-------|-----|-----------|-----------|-----|-----------|-----------|-----------|-----|-----|-----------|-----------|-----------|-----------|-----------|-----------|-----|-------------|
| IEN0  | IEN | IEN<br>30 | IEN<br>29 | IEN | IEN<br>27 | IEN<br>26 | IEN<br>25 | IEN | IEN | IEN<br>22 | IEN<br>21 | IEN<br>20 | IEN<br>19 | IEN<br>18 | IEN<br>17 | IEN | 080H        |
| D 044 | 31  |           |           | 28  |           |           |           | 24  | 23  |           |           |           |           |           | ,         | 16  | _           |
| R/W   | R/W | R/W       | R/W       | R/W | R/W       | R/W       | R/W       | R/W | R/W | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W |             |
|       | 15  | 14        | 13        | 12  | 11        | 10        | 9         | 8   | 7   | 6         | 5         | 4         | 3         | 2         | 1         | 0   | 初期値         |
|       | IEN | IEN       | IEN       | IEN | IEN       | IEN       | IEN       | IEN | IEN | IEN       | IEN       | IEN       | IEN       | IEN       | IEN       | IEN | 0000 0000H  |
|       | 15  | 14        | 13        | 12  | 11        | 10        | 9         | 8   | 7   | 6         | 5         | 4         | 3         | 2         | 1         | 0   | 0000_000011 |
| R/W   | R/W | R/W       | R/W       | R/W | R/W       | R/W       | R/W       | R/W | R/W | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W |             |
|       | 31  | 30        | 29        | 28  | 27        | 26        | 25        | 24  | 23  | 22        | 21        | 20        | 19        | 18        | 17        | 16  | オフセット・アドレス  |
| IENII | IEN | IEN       | IEN       | IEN | IEN       | IEN       | IEN       | IEN | IEN | IEN       | IEN       | IEN       | IEN       | IEN       | IEN       | IEN | 084H        |
| IEN1  | 63  | 62        | 61        | 60  | 59        | 58        | 57        | 56  | 55  | 54        | 53        | 52        | 51        | 50        | 49        | 48  | U04FI       |
| R/W   | R/W | R/W       | R/W       | R/W | R/W       | R/W       | R/W       | R/W | R/W | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W |             |
|       | 15  | 14        | 13        | 12  | 11        | 10        | 9         | 8   | 7   | 6         | 5         | 4         | 3         | 2         | 1         | 0   | 初期値         |
|       | IEN | IEN       | IEN       | IEN | IEN       | IEN       | IEN       | IEN | IEN | IEN       | IEN       | IEN       | IEN       | IEN       | IEN       | IEN | 0000 0000H  |
|       | 47  | 46        | 45        | 44  | 43        | 42        | 41        | 40  | 39  | 38        | 37        | 36        | 35        | 34        | 33        | 32  | 3335_000011 |
| R/W   | R/W | R/W       | R/W       | R/W | R/W       | R/W       | R/W       | R/W | R/W | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W |             |

| ビット位置  | ビット名            | 意 味                                                |
|--------|-----------------|----------------------------------------------------|
| 各 31-0 | IEN <u>63</u> - | 割り込み要求の許可設定を行います。一度許可に設定すると IENO-IEN1_レジスタではマスクするこ |
|        | IEN0            | とはできません。マスクは、IECO-IEC1_レジスタで行ってください。               |
|        |                 | 0:割り込みマスク (ディスエーブル) 状態                             |
|        |                 | 1:割り込み許可(イネーブル)状態                                  |

<u>備考 1.</u> 関連レジスタ ... IEC レジスタ: 8.3.3.6、 ISS レジスタ: 8.3.3.17、参照

2. JL-086A では、FIQ 機能を使用しません。

削除: 8.3.3.68.4.3.6

削除: 備考 1.

削除: 3

削除: 3

削除: 3

削除: 3

削除: 3 削除: 3

# 8.3.3.6 割り込みイネーブル・クリア・レジスタ 0-1 (IECO-IEC1)

|   | 0.3.3.0 | 刊             | ) <u>}</u> | 71 - | <b>r</b> −. | ノル   | • 9 | ソア  | · レ   | ン人  | ツ U- | <u> </u> | ECU | -IEC | עו  |     |     |            |   | 削除: 3 |
|---|---------|---------------|------------|------|-------------|------|-----|-----|-------|-----|------|----------|-----|------|-----|-----|-----|------------|---|-------|
|   | IEC0-IE | C <u>1</u> レ  | ジスク        | タは、  | IEN0        | -IEN | レジ  | スタ  | のビッ   | ノトを | クリ   | アし、      | 該当  | する害  | 削り辺 | 込み要 | 求を、 | マスク(ディスコ   | E | 削除: 3 |
|   | ーブル) 丬  | _             |            |      | -           |      |     |     |       |     |      |          |     |      |     |     |     |            |   | 削除: 3 |
|   | IEC0-IE | C <u>1</u> ,レ | ジスク        | タは、  | 32 L        | ジット  | 単位  | でライ | ′ トの。 | み可能 | 能です  | 0        |     |      |     |     |     |            |   | 削除: 3 |
| ſ |         | 31            | 30         | 29   | 28          | 27   | 26  | 25  | 24    | 23  | 22   | 21       | 20  | 19   | 18  | 17  | 16  | オフセット・アドレス |   |       |
|   |         | IFC           | IFC        | IFC  | IFC         | IFC  | IFC | IFC | IFC   | IFC | IFC  | IFC      | IFC | IFC  | IFC | IFC | IFC |            |   |       |

|        | 31        | 30              | 29        | 28         | 27                   | 26                 | 25         | 24        | 23         | 22           | 21        | 20        | 19        | 18        | 17        | 16           | オフセット・アドレス |
|--------|-----------|-----------------|-----------|------------|----------------------|--------------------|------------|-----------|------------|--------------|-----------|-----------|-----------|-----------|-----------|--------------|------------|
| IEC0   | IEC<br>31 | IEC<br>30       | IEC<br>29 | IEC<br>28  | IEC<br>27            | IEC<br>26          | IEC<br>25  | IEC<br>24 | IEC<br>23  | IEC<br>22    | IEC<br>21 | IEC<br>20 | IEC<br>19 | IEC<br>18 | IEC<br>17 | IEC<br>16    | 0A0H       |
| R/W    | W         | W               | W         | W          | W                    | W                  | W          | W         | W          | W            | W         | W         | W         | W         | W         | W            | 1          |
|        | 15        | 14              | 13        | 12         | 11                   | 10                 | 9          | 8         | 7          | 6            | 5         | 4         | 3         | 2         | 1         | 0            | 初期値        |
|        | IEC       | IEC<br>14       | IEC<br>13 | IEC<br>12  | IEC<br>11            | IEC<br>10          | IEC<br>9   | IEC<br>8  | IEC<br>7   | IEC<br>6     | IEC<br>5  | IEC<br>4  | IEC<br>3  | IEC<br>2  | IEC<br>1  | IEC<br>0     | 0000_0000H |
| R/W    | W         | W               | W         | W          | W                    | W                  | W          | W         | W          | W            | W         | W         | W         | W         | W         | W            | J          |
|        | 31        | 30              | 29        | 28         | 27                   | 26                 | 25         | 24        | 23         | 22           | 21        | 20        | 19        | 18        | 17        | 16           | オフセット・アドレス |
| IEC1   | IEC<br>63 |                 | IEC<br>61 | IEC<br>60  | IEC<br>59            | IEC<br>58          | IEC<br>57  | IEC<br>56 | IEC<br>55  | IEC<br>54    | IEC<br>53 | IEC<br>52 | IEC<br>51 | IEC<br>50 | IEC<br>49 | IEC<br>48    | 0A4H       |
| R/W    | W         | W               | W         | W          | W                    | W                  | W          | W         | W          | W            | W         | W         | W         | W         | W         | W            | J          |
|        | 15        | 14              | 13        | 12         | 11                   | 10                 | 9          | 8         | 7          | 6            | 5         | 4         | 3         | 2         | 1         | 0            | 初期値        |
|        | IEC<br>47 | IEC<br>46       | IEC<br>45 | IEC<br>44  | IEC<br>43            | IEC<br>42          | IEC<br>41  | IEC<br>40 | IEC<br>39  | IEC<br>38    | IEC<br>37 | IEC<br>36 | IEC<br>35 | IEC<br>34 | IEC<br>33 | IEC<br>32    | 0000_0000H |
| R/W    | W         | W               | W         | W          | W                    | W                  | W          | W         | W          | W            | W         | W         | W         | W         | W         | W            |            |
| ビット住   | 立置        | ビット             | -名        |            |                      |                    |            |           |            | Į.           | 意味        |           |           |           |           |              |            |
| 各 31-0 |           | IEC <u>63</u> - |           | 割り込        | み要求                  | のマス                | ク(デ        | ィスエ       | ーブル        | <i>,</i> )設定 | を行い       | います。      | あるヒ       | ゛ットを      | セット       | <b>-</b> (1) | すると、IEN    |
|        |           | IEC0            |           | レジス<br>ります |                      | ビット                | がクリ        | ア (0)     | され         | 、その          | 割り込       | み要求       | はマス       | ク(デ       | ィスエ       | ニーブル         | ン)状態にな     |
|        |           |                 |           |            | <sup>、</sup><br>可も変ね | つりま-               | <b>せん。</b> |           |            |              |           |           |           |           |           |              |            |
|        |           |                 |           | 1.5        | 削り込む                 | , <del>, , ,</del> | <b>.</b> . |           | - <b>.</b> | 3441.        | 15.1      |           | <b>-</b>  | Mr. I. *  |           |              | (0)        |

**備考 1. 関連レジスタ ... IEN レジスタ: 8.3.3.5, 参照** 

| <b>削除:</b><br>31 | -   |  |  |
|------------------|-----|--|--|
| 削除:              | 127 |  |  |

削除: 8.3.3.58.4.3.5

削除: 上記は NBPFAHB32VIC128 の場合です。その他のマクロは以下のレジスタを内蔵しています。

厳しています。 NBPFAHB32VIC96: IEC0-IEC2, NBPFAHB32VIC64: IEC0, IEC1, NBPFAHB32VIC32: IEC0

NBPFAHB32VIC32:IECO. JL-086A では、NBPFAHB32VIC64 を搭載 しています。

削除: 2.

削除: 3

# 8.3.3.7 ソフトウエア割り込みレジスタ 0-1 (SWI0-SWI1)

SWIO-SWI1\_レジスタは、ソフトウエア割り込みの生成に使用します。 SWIO-SWI1\_レジスタは、32 ビット単位でリード/ライト可能です。

|        | 31        | 30             | 29        | 28        | 27        | 26        | 25            | 24        | 23        | 22        | 21            | 20        | 19        | 18               | 17           | 16           | オフセット・アドレス |
|--------|-----------|----------------|-----------|-----------|-----------|-----------|---------------|-----------|-----------|-----------|---------------|-----------|-----------|------------------|--------------|--------------|------------|
| SWIO   | SWI<br>31 | SWI<br>30      | SWI<br>29 | SWI<br>28 | SWI<br>27 | SWI<br>26 | SWI<br>25     | SWI<br>24 | SWI<br>23 | SWI<br>22 | SWI<br>21     | SWI<br>20 | SWI<br>19 | SWI<br>18        | SWI<br>17    | SWI<br>16    | 0C0H       |
| R/W    | R/W       | R/W            | R/W       | R/W       | R/W       | R/W       | R/W           | R/W       | R/W       | R/W       | R/W           | R/W       | R/W       | R/W              | R/W          | R/W          | _          |
|        | 15        | 14             | 13        | 12        | 11        | 10        | 9             | 8         | 7         | 6         | 5             | 4         | 3         | 2                | 1            | 0            | 初期値        |
|        | SWI<br>15 | SWI<br>14      | SWI<br>13 | SWI<br>12 | SWI<br>11 | SWI<br>10 | SWI<br>9      | SWI<br>8  | SWI<br>7  | SWI<br>6  | SWI<br>5      | SWI<br>4  | SWI<br>3  | SWI<br>2         | SWI<br>1     | SWI<br>0     | 0000_0000H |
| R/W    | R/W       | R/W            | R/W       | R/W       | R/W       | R/W       | R/W           | R/W       | R/W       | R/W       | R/W           | R/W       | R/W       | R/W              | R/W          | R/W          | _          |
|        | 31        | 30             | 29        | 28        | 27        | 26        | 25            | 24        | 23        | 22        | 21            | 20        | 19        | 18               | 17           | 16           | オフセット・アドレス |
| SWI1   | SWI<br>63 | SWI<br>62      | SWI<br>61 | SWI<br>60 | SWI<br>59 | SWI<br>58 | SWI<br>57     | SWI<br>56 | SWI<br>55 | SWI<br>54 | SWI<br>53     | SWI<br>52 | SWI<br>51 | SWI<br>50        | SWI<br>49    | SWI<br>48    | 0C4H       |
| R/W    | R/W       | R/W            | R/W       | R/W       | R/W       | R/W       | R/W           | R/W       | R/W       | R/W       | R/W           | R/W       | R/W       | R/W              | R/W          | R/W          | 4          |
|        | 15        | 14             | 13        | 12        | 11        | 10        | 9             | 8         | 7         | 6         | 5             | 4         | 3         | 2                | 1            | 0            | 初期値        |
|        | SWI<br>47 | SWI<br>46      | SWI<br>45 | SWI<br>44 | SWI<br>43 | SWI<br>42 | SWI<br>41     | SWI<br>40 | SWI<br>39 | SWI<br>38 | SWI<br>37     | SWI<br>36 | SWI<br>35 | SWI<br>34        | SWI<br>33    | SWI<br>32    | 0000_0000H |
| R/W    | R/W       | R/W            | R/W       | R/W       | R/W       | R/W       | R/W           | R/W       | R/W       | R/W       | R/W           | R/W       | R/W       | R/W              | R/W          | R/W          | 4          |
| ビット信   | 立置        | ビット            | 名         |           |           |           |               |           |           | ī         | 意 味           |           |           |                  |              |              |            |
| 各 31-0 | S         | WI <u>63</u> - |           | ビット       | をセッ       | F (1)     | する            | ことで、      | 、ソフ       | トウエ       | ア割り           | 込みを       | 生成し       | ます。              | 割り込          | みをマ          | スクした場      |
|        | S         | WI0            |           | 合は、       | 割り込       | みは発       | 生しま           | せん。       | 一度も       | ソト        | (1) す         | ると、       | SWIO-S    | SWI]_L           | <b>,</b> ジスタ | ではク          | フリア (O)    |
|        |           |                |           | できま       | せん。       | SWC0-     | -SWC <u>1</u> | の同と       | ごットを      | モセット      | <b>(</b> 1) · | すると       | SWIO-S    | SWI <u>1</u> .0. | 該当ヒ          | ごット <u>た</u> | グリア(0)     |
|        | されます。     |                |           |           |           |           |               |           |           |           |               |           |           |                  |              |              |            |
|        |           |                |           | クリ        | ア (0)     | した        | 場合は、          | (何も       | 変わり       | ません       | 0             |           |           |                  |              |              |            |
|        |           |                |           | セッ        | F (1)     | した‡       | 場合は.          | 対応        | するソ       | フトウ       | エア割           | り込み       | が生成       | されま              | す。           |              |            |

# 備考 1. <u>関連レジスタ ... SWC レジスタ: 8.3.3.8</u> 参照

**削除: .** 31 削除: 127 削除: 2 削除: クリアする場合は、 削除: 2 削除: 2

削除: を

削除: 3

削除: 3

削除: 3

削除: 3

削除: 8.3.3.88.4.3.8

削除: 上記は NBPFAHB32VIC128 の場合で す。その他のマクロは以下のレジスタを内蔵しています。

NBPFAHB32VIC96: SWI0-SWI2, NBPFAHB32VIC64: SWI0, SWI1, NBPFAHB32VIC32: SWIO.

JL-086A では、NBPFAHB32VIC64 を搭載 しています。

削除: 2.

## 削除: 3 8.3.3.8 ソフトウェア割り込みクリア・レジスタ 0-1 (SWC0-SWC1) 削除: 3 削除: 3 SWC0-SWC1\_レジスタは、32 ビット単位でライトのみ可能です。 削除: 3 削除: 3 オフセット・アドレス 24 20 18 17 16 SWC  0E0H 31 30 28 24 21 19 18 17 29 26 25 23 22 20 16 R/W 初期値 12 SWC 0000\_0000H 15 14 13 12 11 10 8 5 4 1 0 R/W W W W W W W オフセット・アドレス SWC  0F4H 59 54 53 52 51 49 48 63 62 61 60 58 57 56 55 50 R/W W 15 初期値 14 13 12 10 8 SWC SWC SWC SWC SWC 0000\_0000H 47 46 45 44 43 42 41 40 39 38 37 36 34 33 32 R/W 削除: . ビット位置 ビット名 意 味 各 31-0 ソフトウエア割り込み要求のクリア (0) を行います。あるビットをセット (1) すると、SWI レジ SWC<u>63</u>-削除: 127 スタの同ビットがクリア (0) され、そのソフトウエア割り込み要求はクリア (0) されます。▼ SWC0 削除: 🛨 0:何も変わりません。

1:ソフトウエア割り込みをクリア(SWIO-SWILLレジスタの該当ビットをクリア(O))。

# 備考 1. <u>関連レジスタ ... SWI レジスタ: 8.3.3.7. 参照</u>

削除: 8.3.3.78.4.3.7

削除: 3

削除: 上記は NBPFAHB32VIC128 の場合で す。その他のマクロは以下のレジスタを内 蔵しています。

NBPFAHB32VIC96: SWC0-SWC2, NBPFAHB32VIC64: SWC0, SWC1,

NBPFAHB32VIC32:SWC0. JL-086Aでは、NBPFAHB32VIC64を搭載

しています。 削除: 2.

2.

# 8.3.3.9 割り込み検出タイプ選択レジスタ 0-1 (PLSO-PLS1)

PLSO-PLS1\_レジスタは、割り込み入力ごとのエッジ検出/レベル検出を選択するレジスタです。 PLSO-PLS1\_レジスタは、32 ビット単位でリード/ライト可能です。

|        | 31                                               | 30        | 29        | 28                                                      | 27           | 26        | 25        | 24        | 23        | 22        | 21        | 20        | 19        | 18        | 17        | 16        | オフセット・アドレス |
|--------|--------------------------------------------------|-----------|-----------|---------------------------------------------------------|--------------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|------------|
| PLS0   | PLS<br>31                                        | PLS<br>30 | PLS<br>29 | PLS<br>28                                               | PLS<br>27    | PLS<br>26 | PLS<br>25 | PLS<br>24 | PLS<br>23 | PLS<br>22 | PLS<br>21 | PLS<br>20 | PLS<br>19 | PLS<br>18 | PLS<br>17 | PLS<br>16 | 100H       |
| R/W    | R/W                                              | R/W       | R/W       | R/W                                                     | R/W          | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | •          |
|        | 15                                               | 14        | 13        | 12                                                      | 11           | 10        | 9         | 8         | 7         | 6         | 5         | 4         | 3         | 2         | 1         | 0         | 初期値        |
|        | PLS<br>15                                        | PLS<br>14 | PLS<br>13 | PLS<br>12                                               | PLS<br>11    | PLS<br>10 | PLS<br>9  | PLS<br>8  | PLS<br>7  | PLS<br>6  | PLS<br>5  | PLS<br>4  | PLS<br>3  | PLS<br>2  | PLS<br>1  | PLS<br>0  | 0000_0000H |
| R/W    | R/W                                              | R/W       | R/W       | R/W                                                     | R/W          | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | -          |
|        | 31                                               | 30        | 29        | 28                                                      | 27           | 26        | 25        | 24        | 23        | 22        | 21        | 20        | 19        | 18        | 17        | 16        | オフセット・アドレス |
| PLS1   | PLS<br>63                                        | PLS<br>62 | PLS<br>61 | PLS<br>60                                               | PLS<br>59    | PLS<br>58 | PLS<br>57 | PLS<br>56 | PLS<br>55 | PLS<br>54 | PLS<br>53 | PLS<br>52 | PLS<br>51 | PLS<br>50 | PLS<br>49 | PLS<br>48 | 104H       |
| R/W    | R/W                                              | R/W       | R/W       | R/W                                                     | R/W          | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | -"         |
|        | 15                                               | 14        | 13        | 12                                                      | 11           | 10        | 9         | 8         | 7         | 6         | 5         | 4         | 3         | 2         | 1         | 0         | 初期値        |
|        | PLS<br>47                                        | PLS<br>46 | PLS<br>45 | PLS<br>44                                               | PLS<br>43    | PLS<br>42 | PLS<br>41 | PLS<br>40 | PLS<br>39 | PLS<br>38 | PLS<br>37 | PLS<br>36 | PLS<br>35 | PLS<br>34 | PLS<br>33 | PLS<br>32 | 0000_0000H |
| R/W    | R/W                                              | R/W       | R/W       | R/W                                                     | R/W          | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | -          |
| ビット位   | 位置                                               | ビット       | ·名        |                                                         |              |           |           |           |           | j         | 意味        |           |           |           |           |           |            |
| 各 31-0 | 各 31-0 PLS <mark>63。 割り込み入力の検出タイプを選択します</mark> 。 |           |           |                                                         |              |           |           |           |           |           |           |           |           |           |           |           |            |
|        | Р                                                | LSO       |           | PLS <u>63</u> -PLS0 に INTSRC <u>63</u> -INTSRC0 が対応します。 |              |           |           |           |           |           |           |           |           |           |           |           |            |
|        |                                                  |           |           | 0: レベル検出を行います                                           |              |           |           |           |           |           |           |           |           |           |           |           |            |
|        |                                                  |           |           |                                                         | 1:エッジ検出を行います |           |           |           |           |           |           |           |           |           |           |           |            |

**削除: .** 31 削除: 122 削除: 127 削除: 127

備考 1. <u>関連レジスタ ... EDGC レジスタ: 8.3.3.11, LVLC レジスタ: 8.3.3.12</u> 参照

削除: 8.3.3.118.4.3.11

削除: 8.3.3.128.4.3.12

削除: 上記は NBPFAHB32VIC128 の場合で す。その他のマクロは以下のレジスタを内 蔵しています。

NBPFAHB32VIC96: PLSO-PLS2, NBPFAHB32VIC64: PLSO, PLS1,

NBPFAHB32VIC32 : PLSO . JL-086A では、NBPFAHB32VIC64 を搭載 しています。

削除: 2.

削除: 3

削除: 3

削除: 3

削除: 3

# 8.3.3.10 エッジ検出ビット・クリア・レジスタ 0-<u>1</u> (PICO-PIC<u>1</u>)

本割り込みコントローラでエッジ検出を行った場合、割り込み入力ビットごとの割り込みを保持します。 PICO-PIC1\_レジスタは、エッジ検出を行った割り込み入力ビットのエッジ検出をクリア(0)します。 PICO-PIC1\_レジスタは、32 ビット単位でライトのみ可能です。

|        | 31        | 30            | 29        | 28                                                                                                         | 27        | 26        | 25        | 24        | 23              | 22                                                                                                                                                                                    | 21        | 20        | 19        | 18        | 17        | 16        | オフセット・アドレ |
|--------|-----------|---------------|-----------|------------------------------------------------------------------------------------------------------------|-----------|-----------|-----------|-----------|-----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|
| PIC0   | PIC<br>31 | -             | PIC<br>29 | PIC<br>28                                                                                                  | PIC<br>27 | PIC<br>26 | PIC<br>25 | PIC<br>24 | PIC<br>23       | PIC<br>22                                                                                                                                                                             | PIC<br>21 | PIC<br>20 | PIC<br>19 | PIC<br>18 | PIC<br>17 | PIC<br>16 | 120H      |
| R/W    | W         | W             | W         | W                                                                                                          | W         | W         | W         | W         | W               | W                                                                                                                                                                                     | W         | W         | W         | W         | W         | W         |           |
|        | 15        | 14            | 13        | 12                                                                                                         | 11        | 10        | 9         | 8         | 7               | 6                                                                                                                                                                                     | 5         | 4         | 3         | 2         | 1         | 0         | 初期値       |
|        | PIC<br>15 |               | PIC<br>13 | PIC<br>12                                                                                                  | PIC<br>11 | PIC<br>10 | PIC<br>9  | PIC<br>8  | PIC<br>7        | C PIC PIC PIC PIC PIC PIC PIC PIC O000_0000H  V W W W W W W W W W  3 22 21 20 19 18 17 16 オプセット・アドレス  C PIC PIC PIC PIC PIC PIC PIC PIC FIC PIC FIC FIC FIC FIC FIC FIC FIC FIC FIC F |           |           |           |           |           |           |           |
| R/W    | W         | W             | W         | 13   12   11   10   9   8   7   6   5   4   3   2   1   0   0000_0     W W W W W W W W W W W W W W W W W W |           |           |           |           |                 |                                                                                                                                                                                       |           |           |           |           |           |           |           |
|        | 31        | 30            | 29        | 28                                                                                                         | 27        | 26        | 25        | 24        | 23              | 22                                                                                                                                                                                    | 21        | 20        | 19        | 18        | 17        | 16        | オフセット・アドレ |
| PIC1   | PIC<br>63 | -             |           |                                                                                                            |           |           |           |           |                 |                                                                                                                                                                                       |           |           |           |           |           |           | 124H      |
| R/W    | W         | W             | W         | W                                                                                                          | W         | W         | W         | W         | W               | W                                                                                                                                                                                     | W         | W         | W         | W         | W         | W         |           |
|        | 15        | 14            | 13        | 12                                                                                                         | 11        | 10        | 9         | 8         | 7               | 6                                                                                                                                                                                     | 5         | 4         | 3         | 2         | 1         | 0         | 初期値       |
|        | PIC<br>47 | -             | PIC<br>45 | PIC<br>44                                                                                                  | PIC<br>43 | PIC<br>42 | PIC<br>41 | PIC<br>40 | PIC<br>39       | PIC<br>38                                                                                                                                                                             | PIC<br>37 | PIC<br>36 | PIC<br>35 | PIC<br>34 | PIC<br>33 | PIC<br>32 | 0000_0000 |
| R/W    | W         | W             | W         | W                                                                                                          | W         | W         | W         | W         | W               | W                                                                                                                                                                                     | W         | W         | W         | W         | W         | W         |           |
| ビット    | 位置        | ビッ            | 卜名        |                                                                                                            |           |           |           |           |                 | Ţ                                                                                                                                                                                     | 意 味       |           |           |           |           |           |           |
| 各 31-0 | )         | PIC <u>63</u> |           | エッジ                                                                                                        | 検出を       | 行った       | 割り込       | み要求       | を、割             | り込み                                                                                                                                                                                   | 要求こ       | ゛とにコ      | ニッジホ      | 食出回記      | 络のクリ      | リアを行      | ういます。     |
|        |           | PIC0          |           | 該当ビ                                                                                                        | ットを       | セット       | (1)       | するこ       | とで、             | エッジ                                                                                                                                                                                   | 検出を       | クリア       | します       |           |           |           |           |
|        |           |               |           | クリア                                                                                                        | (O) I     | た場:       | △什何/      | カ影響:      | <b>±. 与 ラ</b> : | ±++4.                                                                                                                                                                                 |           |           |           |           |           |           |           |

備考 1. <u>関連レジスタ ... EDGC レジスタ: 8.3.3.11, PLS レジスタ: 8.3.3.9参照</u>

| <b>削除:</b><br>31 | -   | <u></u> |
|------------------|-----|---------|
| 訓除·              | 122 |         |

削除: 8.3.3.118.4.3.11

削除: 8.3.3.98.4.3.9

削除: 上記は NBPFAHB32VIC128 の場合で す。その他のマクロは以下のレジスタを内 蔵しています。.

NBPFAHB32VIC96 : PICO-PIC2, NBPFAHB32VIC64 : PICO, PIC1, NBPFAHB32VIC32 : PICO

JL-086A では、NBPFAHB32VIC64 を搭載 しています。

削除: 2.

削除: 3

削除: 3

削除: 3

削除: 3

# 8.3.3.11 割り込みエッジ・コントロール・レジスタ 0-3 (EDGC0-EDGC3)

EDGCO-EDGE3\_レジスタは、INTSRC割り込み入力ごとに有効エッジを指定します。各 INTSRC ごとに 2 ビットずつ割り当てられています。指定できる有効エッジは、立ち上がり/立ち下がり/両エッジです。

EDGC0-EDGE3\_レジスタは、32 ビット単位でリード/ライト可能です。

# 備考 関連レジスタ ... PLS レジスタ: 8.4.3.9 参照

l/<u>4</u>) **削除:**8

削除: 7

削除: 7

削除: 7

削除: 7

|        |            |            |            |            |            |               |            |            |            |            |            |            |           |           |           |           | (          |
|--------|------------|------------|------------|------------|------------|---------------|------------|------------|------------|------------|------------|------------|-----------|-----------|-----------|-----------|------------|
|        | 31         | 30         | 29         | 28         | 27         | 26            | 25         | 24         | 23         | 22         | 21         | 20         | 19        | 18        | 17        | 16        | オフセット・アドレ  |
| DGC0   | EDG        |            |            | EDG        |            | EDG           |            |            | EDG        |            |            | EDG        |           | EDG       | EDG       |           | 140H       |
| R/W    | 151<br>R/W | 150<br>R/W | 141<br>R/W | 140<br>R/W | 131<br>R/W | 130<br>R/W    | 121<br>R/W | 120<br>R/W | 111<br>R/W | 110<br>R/W | 101<br>R/W | 100<br>R/W | 91<br>R/W | 90<br>R/W | 81<br>R/W | 80<br>R/W |            |
|        | 15         | 14         | 13         | 12         | 11         | 10            | 9          | 8          | 7          | 6          | 5          | 4          | 3         | 2         | 1         | 0         | 初期値        |
|        | EDG        |            |            |            |            | EDG           |            |            | EDG        |            |            | EDG        |           | EDG       | EDG       |           | 5555_5555H |
| D 011  | 71         | 70         | 61         | 60         | 51         | 50            | 41         | 40         | 31         | 30         | 21         | 20         | 11        | 10        | 01        | 00        | 3333_3333n |
| R/W    | R/W        |            |            |            | R/W        | R/W           | R/W        | R/W        | R/W        | R/W        |            | R/W        | R/W       | R/W       | R/W       | R/W       |            |
| ビット    | 位置         | Ľ          | ット名        | 1          |            |               |            |            |            |            | 意          | 味          |           |           |           |           |            |
| 31, 30 | E          | DG151      | I, EDG     | 150        | INTSR      | C15 <b>၈</b>  | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |           |           |           |           |            |
| 29, 28 | E          | DG141      | I, EDG     | 140        | INTSR      | C14 の         | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |           |           |           |           |            |
| 27, 26 | E          | DG131      | I, EDG     | 130        | INTSR      | C13 တ         | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |           |           |           |           |            |
| 25, 24 | E          | DG121      | I, EDG     | 120        | INTSR      | C12 <b>၇</b>  | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |           |           |           |           |            |
| 23, 22 | E          | DG111      | I, EDG     | 110        | INTSR      | C11 တ         | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |           |           |           |           |            |
| 21, 20 | E          | DG101      | I, EDG     | 100        | INTSR      | C10 တ         | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |           |           |           |           |            |
| 19, 18 | E          | DG91,      | EDG9       | 0          | INTSR      | C9 <b>の</b> す | 対エ、        | ッジを打       | 指定し        | ます。        |            |            |           |           |           |           |            |
| 17, 16 | E          | DG81,      | EDG8       | 0          | INTSR      | C8 <b>の</b> す | 対エ、        | ッジを打       | 指定し        | ます。        |            |            |           |           |           |           |            |
| 15, 14 | E          | DG71,      | EDG7       | 0          | INTSR      | C7 の          | 対エッ        | ッジを打       | 指定し:       | ます。        |            |            |           |           |           |           |            |
| 13, 12 | E          | DG61,      | EDG6       | 0          | INTSR      | C6 <b>の</b> す | 対エ、        | ッジを打       | 指定し        | ます。        |            |            |           |           |           |           |            |
| 11, 10 | ŀ          | DG51,      | EDG5       | 0          | INTSR      | C5 <b>の</b> す | 対エ、        | ッジを打       | 指定し        | ます。        |            |            |           |           |           |           |            |
| 9, 8   | ŀ          | DG41,      | EDG4       | 0          | INTSR      | C4 の          | 対エ、        | ッジを打       | 指定し        | ます。        |            |            |           |           |           |           |            |
| 7, 6   | E          | DG31,      | EDG3       | 0          | INTSR      | C3 <b>の</b> す | 対エッ        | ッジを打       | 指定し        | ます。        |            |            |           |           |           |           |            |
| 5, 4   | E          | DG21,      | EDG2       | 0          | INTSR      | C2 <b>の</b> す | 対エッ        | ッジを打       | 指定し        | ます。        |            |            |           |           |           |           |            |
| 3, 2   | I          | DG11,      | EDG1       | 0          | INTSR      | C1 の4         | 対エ、        | yジを‡       | 指定し:       | ます。        |            |            |           |           |           |           |            |
| 1, 0   | E          | DG01,      | EDG0       | 0          | INTSR      | C0 の1         | 対エ、        | ッジを‡       | 旨定し        | ます。        |            |            |           |           |           |           |            |
|        |            |            |            |            |            |               |            |            | - 1        |            |            |            |           |           |           |           | ı          |
|        |            |            |            |            | E          | DGm           | l E        | DGm(       | )          |            | 7          | 有効エ        | ッジの       | 指定        |           |           |            |
|        |            |            |            |            |            | 0             |            | 0          | 検          | 出なし        |            |            |           |           |           |           |            |
|        |            |            |            |            |            | 0             |            | 1          | 立          | ち上が        | ij         |            |           |           |           |           |            |
|        |            |            |            |            |            | 1             |            | 0          | 立          | ち下が        | ij         |            |           |           |           |           |            |
|        |            |            |            |            |            | 1             |            | 1          | 両          | <b>エッジ</b> | ;          |            |           |           |           |           |            |
|        |            |            |            |            |            |               |            |            |            |            |            |            |           |           |           |           |            |

# 備考 m = 0-15

|   | ·     |      |   |
|---|-------|------|---|
| _ | - Kil | ю.   | Ω |
|   | H!    | PAR. | C |

|        | 31         | 30     | 29         | 28         | 27         | 26         | 25         | 24         | 23         | 22         | 21         | 20         | 19         | 18         | 17         | 16         | オフセット・アド  |
|--------|------------|--------|------------|------------|------------|------------|------------|------------|------------|------------|------------|------------|------------|------------|------------|------------|-----------|
| OGC1   | 311        | 310    | EDG<br>301 | EDG<br>300 | EDG<br>291 | EDG<br>290 | EDG<br>281 | EDG<br>280 | EDG<br>271 | EDG<br>270 | EDG<br>261 | EDG<br>260 | EDG<br>251 | EDG<br>250 | EDG<br>241 | EDG<br>240 | 144H      |
| R/W    | R/W        |        | R/W        |           |
|        | 15         | 14     | 13         | 12         | 11         | 10         | 9          | 8          | 7          | 6          | 5          | 4          | 3          | 2          | 1          | 0          | 初期値       |
|        |            | G EDG  |            | _          | EDG        |            | EDG        | _          | _          | EDG        | _          | EDG        | EDG        |            | EDG        | EDG        | 5555_5555 |
| R/W    | 231<br>R/W | _      | 221<br>R/W | 220<br>R/W | 211<br>R/W | 210<br>R/W | 201<br>R/W | 200<br>R/W | 191<br>R/W | 190<br>R/W | 181<br>R/W | 180<br>R/W | 171<br>R/W | 170<br>R/W | 161<br>R/W | 160<br>R/W |           |
| ビットイ   | - 1        | -      | ット名        |            | .,,        | .,,        | ,          | .,, .,     | ,          | ,          | 意          |            | .,,        | .,,        | ,          | .,,        |           |
|        | -          |        |            |            | IN ITCD    | 001.0      |            | ** +       | 45.00      |            | 忠          | 坏          |            |            |            |            |           |
| 31, 30 |            | EDG311 |            |            |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 29, 28 |            | EDG301 |            |            |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 27, 26 |            | EDG291 |            |            |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 25, 24 |            | EDG281 |            |            |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 23, 22 |            | EDG271 |            |            |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 21, 20 |            | EDG261 |            |            |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 19, 18 |            | EDG251 |            |            |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 17, 16 |            | EDG241 |            |            |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 15, 14 |            | EDG231 | , EDG      | 230        |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 13, 12 |            | EDG221 |            |            |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 11, 10 |            | EDG211 |            |            |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 9, 8   |            | EDG201 |            |            |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 7, 6   |            | EDG191 |            |            |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 5, 4   |            | EDG181 | , EDG      | 180        |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 3, 2   |            | EDG171 | , EDG      | 170        |            |            |            | ッジを        |            |            |            |            |            |            |            |            |           |
| 1, 0   |            | EDG161 | , EDG      | 160        | INTSR      | C16 0      | 有効エ        | ッジを        | 指定し        | ます。        |            |            |            |            |            |            |           |
|        |            |        |            |            | _          |            |            |            |            |            |            |            |            |            |            |            | Ī         |
|        |            |        |            |            | E          | DGm        | E          | DGm(       | )          |            | ,          | 有効エ        | ッジの        | 指定         |            |            |           |
|        |            |        |            |            |            | 0          |            | 0          | 検          | 出なし        |            |            |            |            |            |            |           |
|        |            |        |            |            |            | 0          |            | 1          | 立          | ち上か        | ij         |            |            |            |            |            |           |
|        |            |        |            |            |            | 1          |            | 0          | 立          | ち下か        | ij         |            |            |            |            |            |           |
|        |            |        |            |            |            | 1          |            | 1          | 両          | エッシ        | ;          |            |            |            |            |            |           |

# 備考 m = 16-31

(3/4)

削除: 8

|        | 31         | 30         | 29         | 28         | 27         | 26           | 25         | 24         | 23         | 22         | 21         | 20         | 19         | 18         | 17         | 16         | オフセット・アドレス |
|--------|------------|------------|------------|------------|------------|--------------|------------|------------|------------|------------|------------|------------|------------|------------|------------|------------|------------|
| DGC2   | EDG        |            | EDG        |            |            | EDG          |            | EDG        |            | EDG        | EDG        |            | EDG        | EDG        |            |            | 148H       |
| R/W    | 471<br>R/W | 470<br>R/W | 461<br>R/W | 460<br>R/W | 451<br>R/W | 450<br>R/W   | 441<br>R/W | 440<br>R/W | 431<br>R/W | 430<br>R/W | 421<br>R/W | 420<br>R/W | 411<br>R/W | 410<br>R/W | 401<br>R/W | 400<br>R/W |            |
| ,      | 15         | 14         | 13         | 12         | 11         | 10           | 9          | 8          | 7          | 6          | 5          | 4          | 3          | 2          | 1          | 0          | 初期値        |
|        | EDG        |            | EDG        |            |            |              | EDG        |            |            | EDG        |            |            | EDG        | EDG        |            |            |            |
|        | 391        | 390        | 381        | 380        | 371        | 370          | 361        | 360        | 351        | 350        | 341        | 340        | 331        | 330        | 321        | 320        | 5555_555H  |
| R/W    | R/W        | R/W        | R/W        | R/W        | R/W        | R/W          | R/W        | R/W        | R/W        | R/W        | R/W        | R/W        | R/W        | R/W        | R/W        | R/W        |            |
| ビットイ   | 立置         | Ľ          | ット名        |            |            |              |            |            |            |            | 意          | 味          |            |            |            |            |            |
| 31, 30 | E          | DG471      | , EDG      | 470        | INTSR      | C47 の        | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |            |            |            |            |            |
| 29, 28 | E          | DG461      | , EDG      | 460        | INTSRO     | C46 の        | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |            |            |            |            |            |
| 27, 26 | E          | DG451      | , EDG      | 450        | INTSRO     | C45 の        | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |            |            |            |            |            |
| 25, 24 | E          | DG441      | , EDG      | 440        | INTSRO     | C44 の        | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |            |            |            |            |            |
| 23, 22 | E          | DG431      | , EDG      | 430        | INTSRO     | C43 の        | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |            |            |            |            |            |
| 21, 20 | E          | DG421      | , EDG      | 420        | INTSRO     | C42 の        | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |            |            |            |            |            |
| 19, 18 | Е          | DG411      | , EDG      | 410        | INTSRO     | C41 <b>က</b> | 有効エ        | ッジを        | 指定し        | ます。        |            |            |            |            |            |            |            |
| 17, 16 | E          | DG401      | , EDG      | 400        | INTSR      | C40 <b>ග</b> | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |            |            |            |            |            |
| 15, 14 | Е          | DG391      | , EDG      | 390        | INTSRO     | C39 <b>ග</b> | 有効エ        | ッジを        | 指定し        | ます。        |            |            |            |            |            |            |            |
| 13, 12 | E          | DG381      | , EDG      | 380        | INTSR      | C38 <b>თ</b> | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |            |            |            |            |            |
| 11, 10 | E          | DG371      | , EDG      | 370        | INTSRO     | C37 <b>ග</b> | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |            |            |            |            |            |
| 9, 8   | E          | DG361      | , EDG      | 360        | INTSR      | C36 <b>თ</b> | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |            |            |            |            |            |
| 7, 6   | E          | DG351      | , EDG      | 350        | INTSRO     | C35 <b>თ</b> | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |            |            |            |            |            |
| 5, 4   | E          | DG341      | , EDG      | 340        | INTSRO     | C34 <b>ග</b> | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |            |            |            |            |            |
| 3, 2   | E          | DG331      | , EDG      | 330        | INTSRO     | C33 <b>ග</b> | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |            |            |            |            |            |
| 1,0    | E          | DG321      | , EDG      | 320        | INTSRO     | C32 <b>თ</b> | 有効エ        | ッジを        | 指定し        | ,ます。       |            |            |            |            |            |            |            |
|        |            |            |            |            |            |              |            |            |            |            |            |            |            |            |            |            |            |
|        |            |            |            |            | Е          | DGm1         | I E        | DGm(       | )          |            | 7          | 有効エ        | ッジの        | 指定         |            |            |            |
|        |            |            |            |            |            | 0            |            | 0          | 検          | 出なし        |            |            |            |            |            |            |            |
|        |            |            |            |            |            | 0            |            | 1          | 立          | ち上が        | i ij       |            |            |            |            |            |            |
|        |            |            |            |            |            | 1            |            | 0          | 立          | ち下が        | i ij       |            |            |            |            |            |            |
|        |            |            |            |            |            | 1            |            | 1          | 両          | <b>エッジ</b> | ;          | -          |            |            | -          |            |            |
|        |            |            |            |            |            |              |            |            |            |            |            |            |            |            |            |            | '          |
|        |            |            |            |            |            |              |            |            |            |            |            |            |            |            |            |            | •          |

**備考 1. m = 32-47** 

削除: 2.

(4/4)16 オフセット・アドレス 28 27 25 24 20 18 17 EDG 3 14CH 601 630 621 611 610 600 591 570 561 560 R/W R/W R/W 初期値 5555\_555H 551 550 541 R/W ビット位置 ビット名 意味 31, 30 EDG631, EDG630 INTSRC63 の有効エッジを指定します。 INTSRC62 の有効エッジを指定します。 29, 28 EDG621, EDG620 \_\_\_\_\_ INTSRC61 **の**有効エッジを指定します。 27, 26 EDG611, EDG610 25, 24 EDG601, EDG600 INTSRC60の有効エッジを指定します。 INTSRC59 の有効エッジを指定します。 23, 22 EDG591, EDG590 INTSRC58の有効エッジを指定します。 21, 20 EDG581, EDG580 19, 18 EDG571, EDG570 INTSRC57 の有効エッジを指定します。 17, 16 EDG561, EDG560 INTSRC56の有効エッジを指定します。 INTSRC55の有効エッジを指定します。 15, 14 EDG551, EDG550 13, 12 EDG541, EDG540 INTSRC54 の有効エッジを指定します。 11, 10 EDG531, EDG530 INTSRC53 の有効エッジを指定します。 9, 8 INTSRC52の有効エッジを指定します。 EDG521, EDG520 7, 6 INTSRC51 の有効エッジを指定します。 EDG511, EDG510 5, 4 EDG501, EDG500 INTSRC50 の有効エッジを指定します。 3, 2 EDG491, EDG490 INTSRC49 の有効エッジを指定します。 EDG481, EDG480 INTSRC48 の有効エッジを指定します。 1,0 EDGm1 EDGm0 有効エッジの指定 検出なし 0 0 立ち上がり 立ち下がり 1 0 両エッジ 1

# 備考 1. m = 48-63

削除: 8

# 8.3.3.12 割り込みレベル・コントロール・レジスタ 0-3 (LVLV0-LVLC3)

LVLC0-LVLC3\_レジスタは、INTSRC 割り込み入力ごとに有効レベルを指定します。各 INTSRC ごとに 2 ビットずつ割り当てられています。検出なし/ハイ・レベル検出/ロー・レベル検出を指定できます。

LVLC0-LVLC <u>3</u>, レジスタは、**32** ビット単位でリード/ライト可能です。

# 備考 関連レジスタ ... PLS レジスタ: 8.4.3.9 参照

(1/<u>4</u>) **削除:**8

削除: 7

削除: 7

削除: 7

削除: 7

|                  |            |                  |            |            |            |                |            |            |            |             |            |            |           |           |           |           | (1          |
|------------------|------------|------------------|------------|------------|------------|----------------|------------|------------|------------|-------------|------------|------------|-----------|-----------|-----------|-----------|-------------|
|                  | 31         | 30               | 29         | 28         | 27         | 26             | 25         | 24         | 23         | 22          | 21         | 20         | 19        | 18        | 17        | 16        | オフセット・アドレス  |
| LVLC0            | LVC<br>151 |                  | LVC<br>141 | LVC<br>140 | LVC<br>131 | LVC<br>130     | LVC<br>121 | LVC<br>120 | LVC<br>111 | LVC<br>110  | LVC<br>101 | LVC<br>100 | LVC<br>91 | LVC<br>90 | LVC<br>81 | LVC<br>80 | 180H        |
| R/W              | R/W        |                  | R/W        | R/W        | R/W        | R/W            | R/W        | R/W        | R/W        | R/W         | R/W        | R/W        | R/W       | R/W       | R/W       | R/W       | ]           |
|                  | 15         | 14               | 13         | 12         | 11         | 10             | 9          | 8          | 7          | 6           | 5          | 4          | 3         | 2         | 1         | 0         | 初期値         |
|                  | LVC        | -                | LVC        | LVC        | LVC        | LVC            | LVC        | LVC        | LVC        | LVC         | LVC        | LVC        | LVC       | LVC       | LVC       | LVC       | 5555_555H   |
| R/W              | 71<br>R/W  | 70<br>/ R/W      | 61<br>R/W  | 60<br>R/W  | 51<br>R/W  | 50<br>R/W      | 41<br>R/W  | 40<br>R/W  | 31<br>R/W  | 30<br>R/W   | 21<br>R/W  | 20<br>R/W  | 11<br>R/W | 10<br>R/W | 01<br>R/W | 00<br>R/W | 0000_000011 |
| ビット              |            | -                | ット名        |            | 10, 11     | 10, 11         | 10, 11     | 10, 11     | 10, 11     | 10, 11      | 意          | 味          | 10, 11    | 10, 11    | 10, 11    | 10, 11    |             |
|                  |            |                  |            |            |            | 015.0          | <b>.</b>   |            |            |             | 忠          | 坏          |           |           |           |           |             |
| 31, 30           |            | LVC151           |            |            |            | C15 の          |            |            |            |             |            |            |           |           |           |           |             |
| 29, 28           |            | LVC141           |            |            |            | C14 0          |            |            |            |             |            |            |           |           |           |           |             |
| 27, 26           |            | LVC131           |            |            |            | C13 0          |            |            |            |             |            |            |           |           |           |           |             |
| 25, 24           |            | LVC121           |            |            |            | C12 0          |            |            |            |             |            |            |           |           |           |           |             |
| 23, 22           |            | LVC111           |            |            |            | C11 0          |            |            |            |             |            |            |           |           |           |           |             |
| 21, 20<br>19, 18 |            | LVC01            |            |            |            | C10 の<br>C9 の律 |            |            |            |             |            |            |           |           |           |           |             |
| 17, 16           |            | LVC91,<br>LVC81, |            |            |            | こ7 の4<br>C8 の4 |            |            |            |             |            |            |           |           |           |           |             |
| 15, 14           |            | LVC81,           |            |            |            | C7 の相          |            |            |            |             |            |            |           |           |           |           |             |
| 13, 12           |            | LVC/1,           |            |            |            | C6 の有          |            |            |            |             |            |            |           |           |           |           |             |
| 11, 10           |            | LVC51,           |            |            |            | C5 の本          |            |            |            |             |            |            |           |           |           |           |             |
| 9, 8             |            | LVC41,           |            |            |            | C4 の有          |            |            |            |             |            |            |           |           |           |           |             |
| 7, 6             |            | LVC31,           |            |            |            | C3 の有          |            |            |            |             |            |            |           |           |           |           |             |
| 5, 4             |            | LVC21,           |            |            | INTSR      | C2 <b>の</b> 律  | 効レイ        | 「ルを打       | 旨定しる       | ます。         |            |            |           |           |           |           |             |
| 3, 2             |            | LVC11,           |            |            | INTSR      | C1 の有          | 効レイ        | ヾルを扌       | 指定しる       | ます。         |            |            |           |           |           |           |             |
| 1, 0             |            | LVC01,           | LVC00      | )          | INTSR      | CO の有          | 効レイ        | ベルを打       | 指定しる       | ます。         |            |            |           |           |           |           |             |
|                  |            |                  |            |            |            |                |            |            |            |             |            |            |           |           |           |           |             |
|                  |            |                  |            |            | L          | .VCm1          | L          | .VCm0      | )          |             | 7          | 有効レ        | ベルの       | 指定        |           |           |             |
|                  |            |                  |            |            |            | 0              |            | 0          | 検          | 出なし         |            |            |           |           |           |           |             |
|                  |            |                  |            |            |            | 0              |            | 1          | /\         | イ・レ         | ベル         |            |           |           |           |           |             |
|                  |            |                  |            |            |            | 1              |            | 0          |            | <b>-・</b> レ | ベル         |            |           |           |           |           |             |
|                  |            |                  |            |            |            | 1              |            | 1          | 検          | 出なし         |            |            |           |           |           |           |             |
|                  |            |                  |            |            |            |                |            |            | •          |             |            |            |           |           |           |           | •           |
| -                |            |                  |            |            |            |                |            |            |            |             |            |            |           |           |           |           |             |

備考 m = 00-15

削除: 8

|        |            |              |            |            |            |               |            |            |            |             |            |            |            |            |            |            |               | (2  |
|--------|------------|--------------|------------|------------|------------|---------------|------------|------------|------------|-------------|------------|------------|------------|------------|------------|------------|---------------|-----|
|        | 31         | 30           | 29         | 28         | 27         | 26            | 25         | 24         | 23         | 22          | 21         | 20         | 19         | 18         | 17         | 16         | オフセット・アド<br>1 | ・レス |
| VLC1   | 311        | 2 LVC<br>310 | LVC<br>301 | LVC<br>300 | LVC<br>291 |               | LVC<br>281 | LVC<br>280 | LVC<br>271 | LVC<br>270  | LVC<br>261 | LVC<br>260 | LVC<br>251 | LVC<br>250 | LVC<br>241 | LVC<br>240 | 184H          |     |
| R/W    | R/W        |              | R/W        | R/W        | R/W        | R/W           | R/W        | R/W        | R/W        | R/W         | R/W        | R/W        | R/W        | R/W        | R/W        | R/W        | •             |     |
|        | 15         | 14           | 13         | 12         | 11         | 10            | 9          | 8          | 7          | 6           | 5          | 4          | 3          | 2          | 1          | 0          | 初期値           |     |
|        | LVC        | _            | -          | LVC        |            |               |            | _          |            |             | _          | LVC        | LVC        | _          |            | LVC        | 5555_555      | 5H  |
| R/W    | 231<br>R/W | 230<br>R/W   | 221<br>R/W | 220<br>R/W | 211<br>R/W |               | 201<br>R/W | 200<br>R/W | 191<br>R/W | 190<br>R/W  | 181<br>R/W | 180<br>R/W | 171<br>R/W | 170<br>R/W | 161<br>R/W | 160<br>R/W |               |     |
| ビット    |            | -            | ット名        | -          |            |               |            |            |            |             | 意          |            |            |            |            |            |               |     |
| 31, 30 |            | LVC311,      |            |            | INTSF      | RC31 0        | 有効し        | ベルを        | 指定し        | .ます.        | ,,,        | -71        |            |            |            |            |               |     |
| 29, 28 |            | LVC301       |            |            |            | RC30 0        |            |            |            |             |            |            |            |            |            |            |               |     |
| 27, 26 | -          | LVC291       |            |            |            | RC29 0        |            |            |            |             |            |            |            |            |            |            |               |     |
| 25, 24 | -          | LVC281       |            |            | INTSF      | RC28 0        | 有効レ        | ベルを        | 指定し        | ゚゚<br>゚゚ます。 |            |            |            |            |            |            |               |     |
| 23, 22 |            | LVC271       |            |            |            | RC27 0        |            |            |            |             |            |            |            |            |            |            |               |     |
| 21, 20 |            | LVC261       |            |            | INTSF      | RC26 の        | 有効レ        | ベルを        | 指定し        | ます。         |            |            |            |            |            |            |               |     |
| 19, 18 |            | LVC251       | LVC2       | 250        | INTSF      | RC25 の        | 有効レ        | ベルを        | 指定し        | <b>,ます。</b> |            |            |            |            |            |            |               |     |
| 17, 16 |            | LVC241,      | LVC2       | 240        | INTSF      | RC24 の        | 有効レ        | ベルを        | 指定し        | ます。         |            |            |            |            |            |            |               |     |
| 15, 14 |            | LVC231,      | LVC2       | 230        | INTSF      | RC23 0        | 有効レ        | ベルを        | 指定し        | ます。         |            |            |            |            |            |            |               |     |
| 13, 12 |            | LVC221,      | LVC2       | 220        | INTSF      | RC22 0        | 有効レ        | ベルを        | 指定し        | ます。         |            |            |            |            |            |            |               |     |
| 11, 10 |            | LVC211,      | LVC2       | 210        | INTSF      | RC21 の        | 有効レ        | ベルを        | 指定し        | ,ます。        |            |            |            |            |            |            |               |     |
| 9, 8   |            | LVC201       | LVC2       | 200        | INTSF      | RC20 の        | 有効レ        | ベルを        | 指定し        | ,ます。        |            |            |            |            |            |            |               |     |
| 7, 6   | 1          | LVC191,      | LVC1       | 90         | INTSF      | RC19 0        | 有効レ        | ベルを        | 指定し        | ,ます。        |            |            |            |            |            |            |               |     |
| 5, 4   | 1          | LVC181       | LVC1       | 80         | INTSF      | RC18 0        | 有効レ        | ベルを        | 指定し        | ます。         |            |            |            |            |            |            |               |     |
| 3, 2   |            | LVC171,      | LVC1       | 70         | INTSF      | RC17 0        | 有効レ        | ベルを        | 指定し        | ,ます。        |            |            |            |            |            |            |               |     |
| 1,0    |            | LVC161,      | LVC1       | 60         | INTSF      | RC16 <b>0</b> | 有効レ        | ベルを        | 指定し        | ,ます。        |            |            |            |            |            |            |               |     |
|        |            |              |            |            |            |               |            |            |            |             |            |            |            |            |            |            |               |     |
|        |            |              |            |            |            | LVCm          | l l        | LVCm(      | )          |             | -          | 有効レ        | ベルの        | 指定         |            |            |               |     |
|        |            |              |            |            |            | 0             |            | 0          | 検          | 出なし         |            |            |            |            |            |            |               |     |
|        |            |              |            |            |            | 0             |            | 1          | /          | イ・レ         | ベル         |            |            |            |            |            |               |     |
|        |            |              |            |            |            | 1             |            | 0          |            | ー・レ         | ベル         |            |            |            |            |            |               |     |
|        |            |              |            |            |            | 1             |            | 1          | 検          | 出なし         |            |            |            |            |            |            |               |     |

# 備考 m = 16-31

(3/4)

削除: 8

|        | 31         | 30         | 29         | 28         | 27         | 26           | 25         | 24         | 23         | 22         | 21         | 20         | 19         | 18         | 17         | 16         | オフセット・アト | ・レス |
|--------|------------|------------|------------|------------|------------|--------------|------------|------------|------------|------------|------------|------------|------------|------------|------------|------------|----------|-----|
| VLC2   | LVC<br>471 | LVC<br>470 | LVC<br>461 | LVC<br>460 | LVC<br>451 | LVC<br>450   | LVC<br>441 | LVC<br>440 | LVC<br>431 | LVC<br>430 | LVC<br>421 | LVC<br>420 | LVC<br>411 | LVC<br>410 | LVC<br>401 | LVC<br>400 | 188H     |     |
| R/W    | R/W        | R/W        | R/W        | R/W        | R/W        | R/W          | R/W        | R/W        | R/W        | R/W        | R/W        | R/W        | R/W        | R/W        | R/W        | R/W        | J        |     |
|        | 15         | 14         | 13         | 12         | 11         | 10           | 9          | 8          | 7          | 6          | 5          | 4          | 3          | 2          | 1          | 0          | 初期値      |     |
|        | LVC        |            | LVC        | LVC        | LVC        | _            | LVC        | LVC        | LVC        | LVC        | LVC        |            | LVC        | LVC        | LVC        | LVC        | 5555_555 | 5H  |
| R/W    | 391<br>R/W | 390<br>R/W | 381<br>R/W | 380<br>R/W | 371<br>R/W | 370<br>R/W   | 361<br>R/W | 360<br>R/W | 351<br>R/W | 350<br>R/W | 341<br>R/W | 340<br>R/W | 331<br>R/W | 330<br>R/W | 321<br>R/W | 320<br>R/W |          |     |
| ビット    |            | -          | ット名        |            |            |              | <u> </u>   | <u> </u>   | <u> </u>   | <u> </u>   |            | 味          |            |            | <u> </u>   | <u> </u>   |          | 1   |
| 31, 30 | -          | VC471      |            |            | INTSR      | C47 の        | 有効し        | ベルを        | 指定工        | ます         | ,          |            |            |            |            |            |          |     |
| 29, 28 |            | VC4/1      |            |            |            | C46 の        |            |            |            |            |            |            |            |            |            |            |          |     |
| 27, 26 | - +        | VC451      |            |            |            | C45 の        |            |            |            |            |            |            |            |            |            |            |          | •   |
| 25, 24 |            | VC441      |            |            |            | C44 の        |            |            |            |            |            |            |            |            |            |            |          |     |
| 23, 22 |            | VC431      | -          |            |            | C43 の        |            |            |            |            |            |            |            |            |            |            |          |     |
| 21, 20 | L          | VC421      | , LVC4     | 120        | INTSR      | C42 の        | 有効レ        | ベルを        | 指定し        | ます。        |            |            |            |            |            |            |          |     |
| 19, 18 | L          | VC411      | , LVC4     | 110        | INTSR      | C41 <b>၈</b> | 有効レ        | ベルを        | 指定し        | ます。        |            |            |            |            |            |            |          |     |
| 17, 16 | L          | VC401      | , LVC4     | 100        | INTSR      | C40 <b>၈</b> | 有効レ        | ベルを        | 指定し        | ます。        |            |            |            |            |            |            |          |     |
| 15, 14 | L          | VC391      | , LVC3     | 390        | INTSR      | C39 <b>თ</b> | 有効レ        | ベルを        | 指定し        | ます。        |            |            |            |            |            |            |          |     |
| 13, 12 | L          | VC381      | , LVC3     | 80         | INTSR      | C38 <b>ග</b> | 有効レ        | ベルを        | 指定し        | ます。        |            |            |            |            |            |            |          |     |
| 11, 10 | L          | VC371      | , LVC3     | 370        | INTSR      | C37 <b>ග</b> | 有効レ        | ベルを        | 指定し        | ます。        |            |            |            |            |            |            |          |     |
| 9, 8   | L          | VC361      | , LVC3     | 860        | INTSR      | C36 <b>თ</b> | 有効レ        | ベルを        | 指定し        | ます。        |            |            |            |            |            |            |          |     |
| 7, 6   | L          | VC351      | , LVC3     | 350        | INTSR      | C35 <b>თ</b> | 有効レ        | ベルを        | 指定し        | ます。        |            |            |            |            |            |            |          |     |
| 5, 4   | L          | VC341      | , LVC3     | 340        | INTSR      | C34 の        | 有効レ        | ベルを        | 指定し        | ます。        |            |            |            |            |            |            |          |     |
| 3, 2   | L          | VC331      | , LVC3     | 30         | INTSR      | C33 <b>ග</b> | 有効レ        | ベルを        | 指定し        | ます。        |            |            |            |            |            |            |          |     |
| 1,0    | L          | VC321      | , LVC3     | 320        | INTSR      | C32 <b>თ</b> | 有効レ        | ベルを        | 指定し        | ます。        |            |            |            |            |            |            |          |     |
|        |            |            |            |            | _          |              |            |            |            |            |            |            |            |            |            |            | 1        |     |
|        |            |            |            |            | L          | .VCm1        | l          | .VCm(      | )          |            |            | 有効レ        | ベルの        | 指定         |            |            |          |     |
|        |            |            |            |            |            | 0            |            | 0          |            | 出なし        |            |            |            |            |            |            |          |     |
|        |            |            |            |            |            | 0            |            | 1          |            | イ・レ        |            |            |            |            |            |            |          |     |
|        |            |            |            |            |            | 1            |            | 0          |            | <u>ー・レ</u> | -          |            |            |            |            |            |          |     |
|        |            |            |            |            | L          | 1            |            | 1          | 検          | 出なし        |            |            |            |            |            |            |          |     |
|        |            |            |            |            |            |              |            |            |            |            |            |            |            |            |            |            |          |     |

**備考 1. m = 32-47** 

削除: 2.

削除: 8 (4/4)16 オフセット・アドレス 27 25 24 18 17 LVC LVLC3 18CH 600 630 621 611 610 601 561 560 R/W R/W R/W R/W R/W R/W 初期値 
 LVC
 LVC
 LVC
 LVC
 LVC
 LVC
 LVC

 520
 511
 510
 501
 500
 491
 LVC 480 LVC LVC LVC LVC LVC LVC LVC LVC LVC 5555\_555H 551 550 541 490 481 540 531 530 521 R/W ビット位置 ビット名 意味 31, 30 LVC631, LVC630 INTSRC63 の有効レベルを指定します。 INTSRC62 の有効レベルを指定します。 29, 28 LVC621, LVC620 INTSRC61 の有効レベルを指定します。 27, 26 LVC611, LVC610 25, 24 LVC601, LVC600 INTSRC60の有効レベルを指定します。 23, 22 LVC591, LVC590 INTSRC59 の有効レベルを指定します。 INTSRC58 の有効レベルを指定します。 21, 20 LVC581, LVC580 19, 18 LVC571, LVC570 INTSRC57 の有効レベルを指定します。 17, 16 LVC561, LVC560 INTSRC56の有効レベルを指定します。 INTSRC55 の有効レベルを指定します。 LVC551, LVC550 15, 14 13, 12 LVC541, LVC540 INTSRC54の有効レベルを指定します。 11, 10 LVC531, LVC530 INTSRC53 の有効レベルを指定します。 9, 8 INTSRC52の有効レベルを指定します。 LVC521, LVC520 7, 6 INTSRC51 の有効レベルを指定します。 LVC511, LVC510 5, 4 LVC501, LVC500 INTSRC50 の有効レベルを指定します。 3, 2 LVC491, LVC490 INTSRC49 の有効レベルを指定します。 INTSRC48の有効レベルを指定します。 2, 1 LVC481, LVC480 LVCm1 LVCm0 有効レベルの指定 検出なし 削除: 2. 0 ハイ・レベル ロー・レベル 1 0 (5/8)検出なし 1 書式変更: 左揃え 削除: . 削除: 備考 1. **備考 1. m = 48-63** (6/8) 書式変更: 左揃え 削除: \_ 削除: 備考 1. ...改ページ... 削除: -----削除: (7/8) 削除: .

Page 99

**削除: 備考 1. 書式変更:** 左揃え

# 8.3.3.13 割り込み優先レベル・マスク・レジスタ (PRLM)

PRLM レジスタは、割り込み優先レベルに対するマスク制御をします。

このレジスタは、ビットをセット(1) すると、クリア(0) はできません。クリアは割り込み優先レベル・マスク・クリア・レジスタ(PRLC)で行ってください。

PRLM レジスタは、32 ビット単位でリード/ライト可能です。

|       | 31   | 30           | 29         | 28         | 27         | 26         | 25        | 24        | 23        | 22        | 21        | 20        | 19        | 18        | 17          | 16        | オフセット・アドレ |
|-------|------|--------------|------------|------------|------------|------------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-------------|-----------|-----------|
| PRLM  |      |              |            |            |            |            |           |           | 0         |           |           |           |           |           |             |           | 1C0H      |
| R/W   |      |              |            |            |            |            |           |           | 0         |           |           |           |           |           |             |           |           |
|       | 15   | 14           | 13         | 12         | 11         | 10         | 9         | 8         | 7         | 6         | 5         | 4         | 3         | 2         | 1           | 0         | 初期値       |
|       | PRLI | M PRLM<br>14 | PRLM<br>13 | PRLM<br>12 | PRLM<br>11 | PRLM<br>10 | PRLM<br>9 | PRLM<br>8 | PRLM<br>7 | PRLM<br>6 | PRLM<br>5 | PRLM<br>4 | PRLM<br>3 | PRLM<br>2 | PRLM<br>1   | PRLM<br>0 | 0000_0000 |
| R/W   | R/V  | / R/W        | R/W        | R/W        | R/W        | R/W        | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W       | R/W         | R/W       |           |
| ビット   | 位置   | ビット          | -名         |            |            |            |           |           |           | Ţ         | 意 味       |           |           |           |             |           |           |
| 31-16 |      | _            |            | Reserv     | /ed (      | ライトに       | よ0を       | 書き込       | んでく       | ださい       | 。リー       | ドは0       | が読み       | 出され       | ます。         | )         |           |
| 15-0  |      | PRLM15       | -          | 割り込        | み優先        | レベル        | に対す       | るマス       | くクを設      | 定しま       | €す。       |           |           |           |             |           |           |
|       |      | PRLM0        |            |            | タのビ<br>番号と |            |           |           |           |           | ミル数に      | 等しい       | いです。      | セッ        | <b>(</b> 1) | すると       | 、対応する     |
|       |      |              |            | 0 : 1      | 可も変わ       | つりまっ       | せん。       |           |           |           |           |           |           |           |             |           |           |
|       |      |              |            | 1 - 1      | 書き込み       | 4で対1       | 杰する       | ビット       | 番号と       | 同じ.優      | 先レベ       | ルをマ       | スクし       | ます.       |             |           |           |

備考 関連レジスタ ... PRL レジスタ : <u>8.3.3.20</u>, PRLC レジスタ : <u>8.3.3.14</u>, 参照

削除: 8.4.3.20

(PRLM) .

削除: 8.4.3.14

# 8.3.3.14 割り込み優先レベル・マスク・クリア・レジスタ (PRLC)

PRLC レジスタは、PRLM レジスタのビットをクリアします。 PRLC レジスタは、32 ビット単位でライトのみ可能です。

|       | 31        | 30     | 29         | 28         | 27         | 26         | 25        | 24        | 23           | 22        | 21        | 20        | 19        | 18        | 17        | 16        | オフセット・アドレ |  |
|-------|-----------|--------|------------|------------|------------|------------|-----------|-----------|--------------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|--|
| PRLC  |           |        |            |            |            |            |           | (         | 0            |           |           |           |           |           |           |           | 1C4H      |  |
| R/W   |           |        |            |            |            |            |           | (         | 0            |           |           |           |           |           |           |           |           |  |
|       | 15        | 14     | 13         | 12         | 11         | 10         | 9         | 8         | 7            | 6         | 5         | 4         | 3         | 2         | 1         | 0         | 初期値       |  |
|       | PRL<br>15 | C PRLC | PRLC<br>13 | PRLC<br>12 | PRLC<br>11 | PRLC<br>10 | PRLC<br>9 | PRLC<br>8 | PRLC<br>7    | PRLC<br>6 | PRLC<br>5 | PRLC<br>4 | PRLC<br>3 | PRLC<br>2 | PRLC<br>1 | PRLC<br>0 | 0000_0000 |  |
| R/W   | W         | W      | W          | W          | W          | W          | W         | W         | W            | W         | W         | W         | W         | W         | W         | W         |           |  |
| ビット   | 位置        | ビッ     | 卜名         |            |            |            |           |           |              | 意         | 意 味       |           |           |           |           |           |           |  |
| 31-16 |           | _      |            | Reserv     | ed (       | ライトに       | よ0を       | 書き込ん      | んでく          | ださい。      | ,リー       | ドは0       | が読み       | 出され       | ます。       | )         |           |  |
| 15-0  |           | PRLC1  | 5-         | 割り込        | み優先        | レベル        | ・マス       | ク・レ       | <b>,</b> ジスタ | (PRL      | M) の      | クリア       | を行い       | ます。       |           |           |           |  |
|       |           | PRLC0  |            | セット        | (1) 3      | けると、       | その        | セット       | したビ          | ットの       | 番号に       | 対応す       | るビッ       | トがク       | リア(       | (0) され    | れます。      |  |
|       |           |        |            | 0 : 10     | 可も変わ       | っりませ       | せん。       |           |              |           |           |           |           |           |           |           |           |  |
|       |           |        |            | 1: #       | ₿き込∂       | ょで、し       | ごット       | の番号       | に対応・         | するビ       | ットが       | クリア       | (0) 2     | れます       | ŧ.        |           |           |  |

# 備考 関連レジスタ ... PRLM レジスタ : <u>8.3.3.13</u>参照

削除: 0

# 8.3.3.15 ユーザ・モード・イネーブル・レジスタ (UEN)

UEN レジスタは、バス・マスタが出力する特権モードを示す HPROT1 による、割り込み制御レジスタ・アクセスの許可/禁止を選択します。

バス・マスタが正確にプロテクション情報を生成できない場合は UE ビットをセット(1)し、ユーザ・モードによる割り込み制御レジスタ・アクセスを許可してください。UE ビットの初期値は 1 で、ユーザ・モードによる割り込み制御レジスタ・アクセスが許可されています。

**UEN** レジスタは、32 ビット単位でリード可能です。

UEN レジスタは他のレジスタと異なり、特権モード時のみ 32 ビット単位でライト可能です。



- 備考 1. UE = 1 の場合、UEN レジスタにユーザ・モードでライトすると OKAY レスポンスを返しますが、 実際の値の書き込みは行われません。
  - 2. UE ビットへの書き込みが実際に反映されるには、HCLK×1 必要です。UEN レジスタへの書き込み 後、IDLE サイクルをはさまずに割り込み制御レジスタへのアクセスを行った場合、UE ビットは 書き込み前の値となります。

# 8.3.3.16 割り込みアドレス・レジスタ (HVA)

HVA レジスタは、優先レベルの最も高い割り込み処理(Interrupt Service Routine (ISR)) のベクタ・アドレスが格納されます。割り込み処理 (ISR) を実行しているときには、割り込み処理 (ISR) 中のベクタ・アドレスが格納されています。

HVA レジスタは、32 ビット単位でリード/ライト可能です。



- 注意 1. 割り込み処理開始時のリード、および割り込み処理完了時のライト以外でこのレジスタをアクセス しないでください。割り込み処理開始時のリード、および割り込み処理完了時のライト以外でこの レジスタをアクセスすると不適当な割り込み動作を引き起こす可能性があります。
  - 2. ベクタ割り込みインタフェースを利用している場合は、HVA レジスタをリードしないでください。

ベクタ割り込み端子を使用しない場合、割り込みが受け付けられると ARM CPU コアは 0000\_0018H 番地に分岐します。割り込みサービス・ルーチン (ISR) では 0000\_0018H 番地で HVA レジスタをリードしてベクタ・アドレスに分岐してください。本割り込みコントローラは ARM CPU コアが HVA レジスタをリードすることで、割り込み処理の開始を認識します。

ベクタ割り込み端子を使用する場合は、ベクタ割り込み端子のハンドシェークにより割り込み処理の開始を認識します。

本割り込みコントローラは、受け付けた割り込みの優先レベルを記憶します。これにより、受け付けられた割り込み優先レベルより低い割り込み要求は保留されます。

割り込み処理(ISR)の最後で、HVAレジスタへ任意の値をライトする必要があります。HVAレジスタへのライトにより、割り込みコントローラは割り込み処理が終了することを認識して、記憶していた割り込みの優先レベルをクリアします。これにより今完了した割り込み処理の、次の優先レベルの割り込み処理の割り込みが処理されます。なお、HVAレジスタへライトしたデータは反映されません。

# 備考 1. 関連レジスタ ... VADm レジスタ: 8.3.3.19 参照

削除: .

書式変更: 間隔 段落後: 6 pt

**削除**: <u>本割り込みコントローラをカスケー</u> ド接続している場合 .

最上位割り込みコントローラの割り込みが処理される場合は、その要因の優先レベルに該当する VADm レジスタの値が反映されます。カスケード接続された割り込みコントローラからの要求のみが有効の場合、VADIN[31:0]の値(=カスケード接続された割り込みコントローラの HVA レジスタの値)が反映されます。

削除: NBPFAHB32VIC128: m = 0-3. NBPFAHB32VIC96: m = 0-2. NBPFAHB32VIC64: m = 0-1. NBPFAHB32VIC32: m = 0. JL-086A では、NBPFAHB32VIC64 を搭載しています。

削除: 2. .

表の書式変更

# 8.3.3.17 割り込みサービス・ステータス・レジスタ 0-1 (ISSO-ISS1)

ISSO-ISS1\_レジスタは、IRQ割り込みのサービス状態を示します。

**CPU** が割り込みサービス・ルーチン(**ISR**)を実行中、または保留中であるかどうかの情報が格納されています。

ISSO-ISS<u>1</u>レジスタは、32 ビット単位でリードのみ可能です。

削除: 3

削除: 3 削除: 3

削除: 3

| (1/        |           |           |           |           |           |           |           |           |           |           |           |           |           |           |           |           |      |
|------------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|------|
| オフセット・アドレ  | 16        | 17        | 18        | 19        | 20        | 21        | 22        | 23        | 24        | 25        | 26        | 27        | 28        | 29        | 30        | 31        |      |
| 210H       | ISS<br>16 | ISS<br>17 | ISS<br>18 | ISS<br>19 | ISS<br>20 | ISS<br>21 | ISS<br>22 | ISS<br>23 | ISS<br>24 | ISS<br>25 | ISS<br>26 | ISS<br>27 | ISS<br>28 | ISS<br>29 | ISS<br>30 | ISS<br>31 | ISSO |
| •          | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R/W  |
| 初期値        | 0         | 1         | 2         | 3         | 4         | 5         | 6         | 7         | 8         | 9         | 10        | 11        | 12        | 13        | 14        | 15        |      |
| 0000_0000  | ISS<br>O  | ISS<br>1  | ISS<br>2  | ISS<br>3  | ISS<br>4  | ISS<br>5  | ISS<br>6  | ISS<br>7  | ISS<br>8  | ISS<br>9  | ISS<br>10 | ISS<br>11 | ISS<br>12 | ISS<br>13 | ISS<br>14 | ISS<br>15 |      |
| _          | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R/W  |
| オフセット・アドレ  | 16        | 17        | 18        | 19        | 20        | 21        | 22        | 23        | 24        | 25        | 26        | 27        | 28        | 29        | 30        | 31        |      |
| 214H       | ISS<br>48 | ISS<br>49 | ISS<br>50 | ISS<br>51 | ISS<br>52 | ISS<br>53 | ISS<br>54 | ISS<br>55 | ISS<br>56 | ISS<br>57 | ISS<br>58 | ISS<br>59 | ISS<br>60 | ISS<br>61 | ISS<br>62 | ISS<br>63 | ISS1 |
| -          | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R/W  |
| 初期値        | 0         | 1         | 2         | 3         | 4         | 5         | 6         | 7         | 8         | 9         | 10        | 11        | 12        | 13        | 14        | 15        |      |
| 0000_0000H | ISS<br>32 | ISS<br>33 | ISS<br>34 | ISS<br>35 | ISS<br>36 | ISS<br>37 | ISS<br>38 | ISS<br>39 | ISS<br>40 | ISS<br>41 | ISS<br>42 | ISS<br>43 | ISS<br>44 | ISS<br>45 | ISS<br>46 | ISS<br>47 |      |
| •          | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R/W  |

**削除:** \_ 31

(2/2)

| ビット位置  | ビット名            | 意味                                          |  |  |  |  |  |  |
|--------|-----------------|---------------------------------------------|--|--|--|--|--|--|
| 各 31-0 | ISS <u>63</u> - | INTSRC0-INTSRC63_からのIRQ 割り込み要求のサービス状態を示します。 |  |  |  |  |  |  |
|        | ISS0            | 0:サービスされていない割り込み                            |  |  |  |  |  |  |
|        |                 | 1:割り込みサービス・ルーチン (ISR) が実行中、または、保留中の割り込みビット  |  |  |  |  |  |  |

例えば、割り込みコントローラに複数の割り込み要求があった場合、ISSO-<u>ISS1</u>レジスタの状態は以下のようになります。

現在、INRSRC24, 17, 15-8, 0 から割り込み要求があることを示しています。割り込みサービス・ルーチン (ISR) は PRLm レジスタで設定された優先レベルが高い順にから順にサービスされます。PRLm レジスタの値が同じ場合は、ベクタ番号の小さい割り込み要求の優先レベルが高くなります。ISR が終了すると、ISSO-ISS\_L レジスタの該当ビットはクリアされ、次に優先レベルの高い ISR を開始します。また、ISR 中に他の割り込み要求があると、それも本レジスタに反映されます。

備考 1. <u>関連レジスタ ... IRQS レジスタ: 8.3.3.1</u>

RAIS レジスタ: 8.3.3.3\_ IEN レジスタ: 8.3.3.5\_ PRLM レジスタ: 8.3.3.13,

PRL レジスタ: 8.3.3.20 参照

削除: 122

削除: 122

削除: ISS3

削除: 32

削除: 3

削除: 8.3.3.18.4.3.1

削除: 8.3.3.38.4.3.3

削除: 8.3.3.58.4.3.5

削除: 08.4.3.13

削除: 8.3.3.208.4.3.20

削除: 上記は NBPFAHB32VIC128 の場合です。その他のマクロは以下のレジスタを内

蔵しています。

NBPFAHB32VIC96: ISSO-ISS2, NBPFAHB32VIC64: ISSO, ISS1, NBPFAHB32VIC32: ISSO

削除: 2.

# 8.3.3.18 割り込みサービス・カレント・レジスタ 0-1 (ISCO-ISC1)

ISCO-ISC1\_レジスタは、割り込みサービス・ステータス・レジスタ 0-1\_ (ISSO-ISS1\_) で、セット (1) されている IRQ 割り込みの中で、最も優先レベルの高い IRQ 割り込みを示します。

ISC0-ISC1\_レジスタは、32 ビット単位でリードのみ可能です。

|               | 31        | 30        | 29        | 28                                                      | 27        | 26        | 25        | 24        | 23        | 22        | 21        | 20        | 19        | 18        | 17        | 16        | オフセット・アドレ  |
|---------------|-----------|-----------|-----------|---------------------------------------------------------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|------------|
| ISC0          | ISC<br>31 | ISC<br>30 | ISC<br>29 | ISC<br>28                                               | ISC<br>27 | ISC<br>26 | ISC<br>25 | ISC<br>24 | ISC<br>23 | ISC<br>22 | ISC<br>21 | ISC<br>20 | ISC<br>19 | ISC<br>18 | ISC<br>17 | ISC<br>16 | 230H       |
| R/W           | R         | R         | R         | R                                                       | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | •          |
|               | 15        | 14        | 13        | 12                                                      | 11        | 10        | 9         | 8         | 7         | 6         | 5         | 4         | 3         | 2         | 1         | 0         | 初期値        |
|               | ISC<br>15 | ISC<br>14 | ISC<br>13 | ISC<br>12                                               | ISC<br>11 | ISC<br>10 | ISC<br>9  | ISC<br>8  | ISC<br>7  | ISC<br>6  | ISC<br>5  | ISC<br>4  | ISC<br>3  | ISC<br>2  | ISC<br>1  | ISC<br>0  | 0000 0000H |
| R/W           | R         | R         | R         | R                                                       | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | •          |
|               | 31        | 30        | 29        | 28                                                      | 27        | 26        | 25        | 24        | 23        | 22        | 21        | 20        | 19        | 18        | 17        | 16        | オフセット・アドレ  |
| ISC1          | ISC<br>63 | ISC<br>62 | ISC<br>61 | ISC<br>60                                               | ISC<br>59 | ISC<br>58 | ISC<br>57 | ISC<br>56 | ISC<br>55 | ISC<br>54 | ISC<br>53 | ISC<br>52 | ISC<br>51 | ISC<br>50 | ISC<br>49 | ISC<br>48 | 234H       |
| R/W           | R         | R         | R         | R                                                       | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | •          |
|               | 15        | 14        | 13        | 12                                                      | 11        | 10        | 9         | 8         | 7         | 6         | 5         | 4         | 3         | 2         | 1         | 0         | 初期値        |
|               | ISC<br>47 | ISC<br>46 | ISC<br>45 | ISC<br>44                                               | ISC<br>43 | ISC<br>42 | ISC<br>41 | ISC<br>40 | ISC<br>39 | ISC<br>38 | ISC<br>37 | ISC<br>36 | ISC<br>35 | ISC<br>34 | ISC<br>33 | ISC<br>32 | 0000 0000  |
| R/W           | R         | R         | R         | R                                                       | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         | R         |            |
| ビット           | 位置        | ビッ        | 卜名        |                                                         |           |           |           |           |           | Į.        | 意味        |           |           |           |           |           |            |
| Ø 21 0 100 to |           |           |           | 朝川コスサービューユニー ちューレジュケ 0.1 (1990-1991) カロワの朝川コス亜土のサービュル終ナ |           |           |           |           |           |           |           |           |           |           |           |           |            |

| ビット位置  | ビット名            | 意味                                                       |
|--------|-----------------|----------------------------------------------------------|
| 各 31-0 | ISC <u>63</u> - | 割り込みサービス・ステータス・レジスタ 0-1 (ISSO-ISS1) の IRQ 割り込み要求のサービス状態: |
|        | ISC0            | 示します。                                                    |
|        |                 | 0:優先レベルが高くないか、割り込みサービス・ルーチン (ISR) が実行されていない              |
|        |                 | 1:最も優先レベルの高い割り込みビット                                      |

備考 1. 関連レジスタ ... ISS レジスタ: 8.3.3.17. 参照

| 削除: | 3 |
|-----|---|
| 削除: | 3 |
|     |   |

|   | <b>削除: .</b><br>31 |  |
|---|--------------------|--|
|   | 削除: 127            |  |
| 1 | 削除: 3              |  |
| Y | 削除: 3              |  |

# 削除: 8.3.3.178.4.3.17

削除: 上記は NBPFAHB32VIC128 の場合で す。その他のマクロは以下のレジスタを内 蔵しています。

NBPFAHB32VIC96: ISCO-ISC2, NBPFAHB32VIC64: ISCO, ISC1, NBPFAHB32VIC32: ISCO

JL-086A では、NBPFAHB32VIC64 を搭載 しています。

削除: 2.





PRLO-PRL $\frac{63}{2}$ レジスタは、各割り込み入力に対応した割り込み優先レベルを格納します。 PRLO-PRL $\frac{63}{2}$ レジスタは、32 ビット単位でリード/ライト可能です。

オフセット・アドレス 29 28 27 26 25 24 23 21 20 19 18 17 31 30 22 PRLO-800H-&FCH PRL<u>63</u> R/W 0 初期値 PRL3 PRL2 PRL1 PRL0 0000\_0000H R/W 0 R/W R/W R/W R/W ビット位置 ビット名 31-4 Reserved (ライトは0を書き込んでください。リードは0が読み出されます。) INTSRCO-INTSRC<u>63</u>の割り込み優先レベルを格納します。 3-0 PRI 3-PRI 0 割り込み優先レベルは、0が最も高く、15が最も低くなります。

**備考 1. 関連レジスタ ... VAD レジスタ: 8.3.3.19, PRLM レジスタ: 8.3.3.13 参照** 

削除: 127

削除: 127

削除: 127

削除: 127

削除: 9 削除: 127

削除: 127

削除: 8.3.3.198.4.3.19

削除: 08.4.3.13

削除: 上記は NBPFAHB32VIC128 の場合で す。その他のマクロは以下のレジスタを内 蔵しています。

NBPFAHB32VIC96: VADO-VAD95, NBPFAHB32VIC64: VADO-VAD63, NBPFAHB32VIC32: VADO-VAD31 JL-086Aでは、NBPFAHB32VIC64を搭載 しています。

削除: 2.

# 8.3.3.21 テスト・モード選択レジスタ (TCR)

TCR レジスタは、テスト・モードを選択します。

TCR レジスタは、32 ビット単位でリード/ライト可能です。

| _     | 31                                  | 30  | 29 | 28         | 27   | 26   | 25  | 24   | 23           | 22  | 21  | 20   | 19  | 18  | 17  | 16   | オフセット・アドレ |
|-------|-------------------------------------|-----|----|------------|------|------|-----|------|--------------|-----|-----|------|-----|-----|-----|------|-----------|
| TCR   |                                     |     |    |            |      |      |     | (    | )            |     |     |      |     |     |     |      | C00H      |
| R/W   |                                     |     |    |            |      |      |     | (    | )            |     |     |      |     |     |     |      | ı         |
| _     | 15                                  | 14  | 13 | 12         | 11   | 10   | 9   | 8    | 7            | 6   | 5   | 4    | 3   | 2   | 1   | 0    | 初期値       |
|       |                                     |     |    |            |      |      |     | 0    |              |     |     |      |     |     |     | ITEN | 0000_0000 |
| R/W   |                                     |     |    |            |      |      |     | 0    |              |     |     |      |     |     |     | R/W  | 1         |
| ビット位置 | Ē                                   | ビット | 名  |            |      |      |     |      |              | į   | 意 味 |      |     |     |     |      |           |
| 31-1  |                                     | _   |    | Reserv     | ed ( | ライトに | よ0を | 書き込ん | <b>んでく</b> : | ださい | 。リー | ドは 0 | が読み | 出され | ます。 | )    |           |
| 0     | ITEN テスト・モードを選択します。リセットでクリア(0)されます。 |     |    |            |      |      |     |      |              |     |     |      |     |     |     |      |           |
|       |                                     |     |    | 0:ノーマル・モード |      |      |     |      |              |     |     |      |     |     |     |      |           |
|       |                                     |     |    | 1:5        | テスト  | · モー | ド   |      |              |     |     |      |     |     |     |      |           |

備考 関連レジスタ ... TICR レジスタ : <u>8.3.3.22</u>, TACR レジスタ : <u>8.3.3.23</u>, 参照

削除: 8.3.3.228.4.3.22

削除: 8.3.3.238.4.3.23

# 8.3.3.22 テスト・モード割り込み入力制御レジスタ (TICR)

TICR レジスタは、nIRQIN 入力および nFIQIN 入力の端子レベルの確認、テスト・モードにおける状態の指定 を行います。

30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 オフセット・アドレス

TCR レジスタの ITEN = 1 のときは、TICR レジスタは、32 ビット単位でリード/ライト可能です。 TCR レジスタの ITEN = 0 のときは、TICR レジスタは、32 ビット単位でリードのみ可能です。



nFIQIN 入力端子のステータスです。 このビットが 1 の場合、nFIQIN 割り込み要求が発生しています。 $\underline{$  注 2Reserved (ライトは0を書き込んでください。リードは0が読み出されます。) 5-0

注 1. TCR レジスタの ITEN = 1 のときは、TICR レジスタは、32 ビット単位でリード/ライト可能です。 TCR レジスタの ITEN = 0 のときは、TICR レジスタは、32 ピット単位でリードのみ可能です。

2. I ビットは nIRQIN 端子の反転値、F ビットは nFIQIN 端子の反転値が入ります。 JL-086A では、nIRQIN 端子、nFIQIN 端子を"1"に固定しています。

備考 関連レジスタ ... TCR レジスタ: 8.3.3.21, 参照

1

削除: 8.3.3.218.4.3.21

削除: 注 2

### **8.3.3.23** テスト・モード割り込みアドレス制御レジスタ (TACR)

TACR レジスタは、カスケード接続で拡張した本割り込みコントローラからのベクタ・アドレスの値 (VADIN[31:0]入力端子の状態)の確認、テスト・モードにおけるベクタ・アドレスの指定を行います。 TCR レジスタの ITEN = 1 のときは、TACR レジスタは、32 ビット単位でリード/ライト可能です。 TCR レジスタの ITEN = 0 のときは、TACR レジスタは、32 ビット単位でリードのみ可能です。



削除: 注 2

削除: 2.

削除: 8.3.3.218.4.3.21

削除: .

・JL-086A では、カスケード接続は使用していません。

備考 <u>・</u>関連レジスタ ... TCR レジスタ : <u>8.3.3.21</u>, 参照

# 8.3.3.24 割り込み要求ステータス・レジスタ (IOS)

IOS レジスタは、ARM CPU への nIRQ 割り込み要求出力および nFIQ 割り込み要求出力の端子レベルを示します。

IOS レジスタは、32 ビット単位でリードのみ可能です。



備考 <u>- JL-086A では、FIQ 機能を使用していません。</u>

# 8.3.3.25 割り込みアドレス・ステータス・レジスタ (VAOS)

VAOS レジスタは、HVA レジスタと VADOUT[31:0]出力端子の値を参照するレジスタです。 VAOS レジスタは、32 ビット単位でリードのみ可能です。

|            | 31        | 30          | 29         | 28                                         | 27         | 26         | 25         | 24         | 23         | 22         | 21         | 20         | 19         | 18         | 17         | 16         | オフセット・アドレ |
|------------|-----------|-------------|------------|--------------------------------------------|------------|------------|------------|------------|------------|------------|------------|------------|------------|------------|------------|------------|-----------|
| VAOS       | VAC<br>31 | OSVAO<br>30 | SVAO<br>29 | SVAOS<br>28                                | VAOS<br>27 | VAOS<br>26 | VAOS<br>25 | VAOS<br>24 | VAOS<br>23 | VAOS<br>22 | VAOS<br>21 | VAOS<br>20 | VAOS<br>19 | VAOS<br>18 | VAOS<br>17 | VAOS<br>16 | C10H      |
| R/W        | R         | R           | R          | R                                          | R          | R          | R          | R          | R          | R          | R          | R          | R          | R          | R          | R          |           |
|            | 15        | 14          | 13         | 12                                         | 11         | 10         | 9          | 8          | 7          | 6          | 5          | 4          | 3          | 2          | 1          | 0          | 初期値       |
|            | VAC       | OSVAO<br>14 | SVAO<br>13 | SVAOS<br>12                                | VAOS<br>11 | VAOS<br>10 | VAOS<br>9  | VAOS<br>8  | VAOS<br>7  | VAOS<br>6  | VAOS<br>5  | VAOS<br>4  | VAOS<br>3  | VAOS<br>2  | VAOS<br>1  | VAOS<br>0  | 0000_0000 |
| R/W        | R         | R           | R          | R                                          | R          | R          | R          | R          | R          | R          | R          | R          | R          | R          | R          | R          | •         |
| ビット位置 ビット名 |           |             |            | 意味                                         |            |            |            |            |            |            |            |            |            |            |            |            |           |
| 31-0       |           | VAOS3       |            | VADOUT[31:0]端子(割り込みアドレス・レジスタ(HVA)の値)を示します。 |            |            |            |            |            |            |            |            |            |            |            |            |           |

備考 関連レジスタ ... HVA レジスタ : <u>8.3.3.16</u>, 参照

削除: 8.3.3.168.4.3.16

#### 操作方法 8.4

#### レジスタ初期化手順 8.4.1

<u>図 8-2</u>レジスタ初期化手順を示します。

リセット解除の時点では、本割り込みコントローラは割り込み優先レベルの設定などのレジスタが動作可能な 状態になっていません。リセット解除後に、必ず初期化してください。

削除: 図 8-3 図 8-38-3 に

書式変更: フォント: 太字

削除: 図 8-2



### 8.4.2 レジスタ書き換え手順

#### 8.4.2.1 IEC レジスタ書き換え手順

本割り込みコントローラが動作中に、IEC(割り込みイネーブル・クリア・レジスタ)レジスタを書き換える 場合は、割り込み禁止状態にて書き換えてください。

割り込み禁止は、ARM CPU の CPSR レジスタの I ビットをセット (1) することで行ってください。

#### 8.4.2.2 ISL/PLS/EDGC/LVLC/PRLM/VAD/PRL/TCR レジスタ書き換え手順

本割り込みコントローラが動作中に、以下のレジスタを書き換える場合は、割り込み処理をすべて終了させ、 割り込み禁止状態のフォアグランド処理にて書き換えてください。

割り込み禁止は、ARM CPUの CPSR レジスタの I ビットをセット(1) することで行ってください。また、FIQ 割り込みの設定を書き換える場合は、ARM CPUの CPSR レジスタの F ビットをセット(1) することで、FIQ 割 り込みを禁止してください。<u>JL-086Aでは、FIQ機能を使用していません。</u>

- ISL (IRQ/FIQ 割り込み選択レジスタ)
- PLS(割り込み検出タイプ選択レジスタ)
- EDGC (割り込みエッジ・コントロール・レジスタ)
- LVLC (割り込みレベル・コントロール・レジスタ)
- PRLM (割り込み優先レベル・マスク・レジスタ)
- VAD (割り込みアドレス格納レジスタ)
- PRL(割り込み優先レベル格納レジスタ)
- TCR (テスト・モード選択レジスタ)

- フォアグランド処理 多重割り込みレベル 0 割り込み許可 CPSR.I ← 0 割り込み 要求a 割り込み許可 CPSR.I ← 0 割り込み 割り込み許可 割り込み禁止 要求 b CPSR.I ← 0 CPSR.I ← 1 割り込み 要求c 割り込み制御レジスタの 書き換え 割り込み許可

図8-3 レジスタ設定変更可能期間

**書式変更:** フォント : (日) M S ゴシッ ク, フォントの色 : 自動

**書式変更**: フォント : (日) MS ゴシッ ク, フォントの色 : 自動

**書式変更:** フォント : (日) MS ゴシッ ク, フォントの色 : 自動

実際の書き換え処理は、以下のフローに従ってソフトウエアで処理してください。



図**8-<u>4</u>、レジス**タ設定変更フロー

# 8.4.3 IRQ (Interrupt ReQuest) 割り込み

IRQ割り込みの検出は、検出タイプ(レベル:ハイ/ロー、エッジ:立ち上がり/立ち下がり/両エッジ)を 各レジスタにて指定してください。

割り込み検出タイプ選択レジスタ m (PLSm) でレベル検出を選択した場合、IRQ 割り込み処理で割り込み要求発生元の IRQ を取り下げるまでは、割り込み要求を保持してください。

8.4.3.1 レベル割り込み

図8-5□レベル割り込み動作を示します。

なお、レベル割り込みを完了させるとき、レベル割り込みの発生元の割り込み出力を停止させると同時に、IRQ ステータス・レジスタ m (IRQSm) の該当ビットがクリア (0) され、その割り込み要求が発生していないことを確認してください。複雑なバス・システムの採用など、ソフトウエアによる割り込み発生元の割り込み出力停止処理が、割り込み発生元のハードウエアに反映されるまでに遅延が生じ、復帰後に同一の割り込みが受け付けられてしまうことを防止するためです。また、割り込み発生元の割り込み出力停止処理は、発生元の動作に応じて、割り込みサービス・ルーチン (ISR) の適切な箇所で行ってください。

削除: また、カスケード接続時でも下記の 手順は同じですが、割り込みアドレス・レ ジスタ (HVA) へのアクセスは、CPU に直 接接続されている本割り込みコントローラ にアクセスしてください。

削除: 図8-6に

削除: 図 8-5



図8-<u>5</u>, IRQ 割り込み動作(レベル割り込み)

### 8.4.3.2 エッジ割り込み

<u>図 8-6に</u>エッジ割り込み動作を示します。

なお、エッジ割り込み要求のクリアは、エッジ検出ビット・クリア・レジスタ(PICm)で行ってください。



削除: 図 8-7 図 8-7

**書式変更:** フォント: (日) MS ゴシッ

削除: 8-7

削除: に

削除: 図 8-6

**書式変更:** フォント: (日) MS ゴシック, 太字(なし), スペル チェックと 文章校正を行う

### 8.4.3.3 ソフトウエア割り込み

図 8-7にソフトウエア割り込み動作を示します。



削除: 図 8-8 図 8-8

**書式変更:** フォント: (日) MS ゴシッ

削除: 8-8

削除:に

削除: 図 8-7

**書式変更:** フォント: (日) MS ゴシック, 太字(なし), スペル チェックと 文章校正を行う

### 8.4.4 割り込み優先レベル

本割り込みコントローラは、割り込み優先レベル格納レジスタ m (PRLm) で、割り込みの優先レベルを設定できます。

割り込み優先レベルは、16段階あり0が最も優先レベルが高く、15が最も優先レベルが低くなります。 割り込み優先レベルが同じ場合、割り込みチャネル番号の小さい順に割り込みの優先レベルが決まります。 <u>スケード接続は使用していません。</u>

割り込みを受け付けると、受け付けた割り込みの割り込み優先レベル以下のレベルはマスクされます。

### 8.4.4.1 割り込み多重制御における優先レベル

割り込み処理中(割り込み多重制御を行っている場合に限る)の場合、現在サービス中の割り込みより優先レベルの高い割り込みのみ受け付けます。このとき、サービス中の割り込みの優先レベル以下のレベルはマスクされます。

受け付け可能な割り込み要求に対して、「<u>8.4.4 割り込み優先レベル」に</u>記載された方法で優先レベルの判定が行われます。

削除: また、カスケード接続して割り込み要因数を拡張した場合の優先レベルは、割り込み優先レベル格納レジスタ m (PRLm)の優先レベルよりも、カスケード接続順の優先レベルが低くなります。つまり、ARM CPU に直接接続される本割り込みコントローラの割り込

**削除:** み優先レベルが最も高く、カスケードした本割り込みコントローラは、カスケード段数に応じて優先レベルが下がります。



図8-9 カスケード接続での割り込み優 先レベル

書式変更: フォント: 太字

**書式変更**: フォント : MS ゴシック

削除: 8.5.4 割り込み優先レベル

# 8.4.4.2 多重割り込み処理

割り込み処理中に、さらに別の割り込みを受け付ける多重割り込みの処理例を図8-8に示します。



図8-8 多重割り込み処理概念図(1/2)

削除: 図 8-8

削除: 図 8-10 図 8-10

**鲁式変更:** フォント : (日) MS ゴシック, 太字 (なし) , スペル チェックと 文章校正を行う

削除: 8-10

**書式変更:** フォント: (日) MS ゴシック



図 8-2, 多重割り込み処理概念図(2/2)

# 8.5 IRQ 動作タイミング図

## 8.5.1 AHB バス使用時の IRQ 動作タイミング

本割り込みコントローラを単体で使用したときの、IRQ 動作タイミングを図 8-10、図 8-11に示します。 HVA レジスタ・リードにより IRQ がデアサートされます。

データ・フェーズでは3クロックのウエイトが挿入されます。

(割り込み信号:非同期)



図8-10, IRQ 動作タイミング(エッジ検出)



図8-11、IRQ 動作タイミング(レベル検出)

削除: 図 8-10

**削除:** 図 8-12 図 8-12

**書式変更:** フォント: (日) MS ゴシック, 太字(なし), スペル チェックと 文章校正を行う

削除: 8-12

削除: 図 8-11

**書式変更:** フォント: (日) MS ゴシック

│ 削除: 図 8-13 図 8-13

**春式変更:** フォント: (日) MS ゴシッ

**春式変更:** フォント: (日) MS ゴシック、太字(なし)、スペル チェックと 文章校正を行う

削除: 8-13

削除: m

削除: 1012

削除: 1113

削除: 備考

# 8.5.2 ベクタ割り込み使用時の IRQ 動作タイミング

ベクタ割り込み使用時のエッジ検出時の IRQ 動作タイミングを図 8-12、図 8-13に示します。

ARM CPU とのハンドシェーク規格による VADOUT hold 期間があり、IRQADDRV のアサートから IRQACK のデアサートまで VADOUT の値を保持します。

(割り込み信号:非同期、ベクタ割り込み端子:同期)

IRQACK と IRQADDRV のハンドシェーク期間中に IRQ はデアサートされます。



図8-12, IRQ 動作タイミング(エッジ検出)



図8-13、IRQ 動作タイミング(レベル検出)

備考 INTSRCx:周辺回路からの割り込み入力

nIRQ: IRQ 出力

IRQACK: CPU、または上位の本割り込みコントローラからの IRQ アクノリッジ出力 IRQADDRV: CPU、または上位の本割り込みコントローラへのベクタ・アドレス有効出力 VADOUT: CPU、または上位の本割り込みコントローラへのベクタ・アドレス出力

削除: 図 8-12

削除: 図 8-14 図 8-14

**書式変更:** フォント : (日) MS ゴシッ ク, 太字(なし), スペル チェックと 文章校正を行う

削除: 8-14

**書式変更:** フォント: (日) MS ゴシック

削除: 図 8-13

削除: 図 8-15 図 8-15

**書式変更:** フォント: (日) MS ゴシッ

**書式変更**: フォント : (日) MS ゴシッ ク, 太字(なし), スペル チェックと 文章校正を行う

削除: 8-15

削除: 1214

# 8.5.3 多重割り込み要求時の IRQ 動作タイミング

#### (1) 高プライオリティ要求時

割り込み動作中に、高プライオリティ要求があったときの IRQ 動作タイミングを図 8-14Jに示します。 (割り込み信号: 非同期)

INTSRC\_low のアサートを確認した後に、CPU は HVA リードで VAD\_low を取り込み INTSRC\_low 処理ルーチンに移行します。処理ルーチン実行中に、よりプライオリティの高い INTSRC\_high のアサートを検出したので、CPU は INTSRC\_low 処理ルーチンを一時中断し、HVA リードで VAD\_High を取り込み INTSRC\_high 処理ルーチンに移行します。



図8-14、IRQ 動作タイミング(多重割り込み要求:高プライオリティ要求)

削除: 図 8-14

**削除:** 図 8-16 図 8-16

**書式変更:** フォント : (日) MS ゴシック, 太字(なし), スペル チェックと 文章校正を行う

削除: 8-16

**書式変更**: フォント : (日) MS ゴシック

### (2) 低プライオリティ要求時

割り込み動作中に、低プライオリティ要求があったときの IRQ 動作タイミングを図 8-15』に示します。 (割り込み信号:非同期)

INTSRC\_high のアサートを確認した後に、CPU は HVA リードで VAD\_high を取り込み INTSRC\_high 処理ルーチンに移行します。処理ルーチン実行中に、プライオリティの低い INTSRC\_low のアサートがありますがマスクされます。CPU は INTSRC\_high 処理ルーチン終了を示す HVA ライトを行います。その後、マスクが解除され INTSRC\_low のアサートを確認します。



図8-15, IRQ 動作タイミング(多重割り込み要求:低プライオリティ要求)

### 削除: 図 8-15

削除: 図 8-17 図 8-17

**書式変更:** フォント : (日) MS ゴシック, 太字(なし), スペル チェックと文章校正を行う

削除: 8-17

**春式変更**: フォント: (日) MS ゴシック

### (3) HVA リードと高プライオリティ要求の競合時

割り込み動作中に、HVA レジスタのリードと高プライオリティ要求が競合したときの IRQ 動作タイミングを 図 8-16[に示します。 (割り込み信号:非同期)

INTSRC\_low が先にアサートされ、その後に INTSRC\_mid がアサートされています。CPU が HVA リードし、VAD\_mid を取り込み INTSRC\_mid 処理ルーチンに移行します。処理ルーチン実行中に、よりプライオリティの高い INTSRC\_high のアサートを検出したので、CPU は INTSRC\_mid 処理ルーチンを一時中断し、HVA リードでVAD\_High を取り込み INTSRC\_high 処理ルーチンに移行します。CPU は INTSRC\_high 処理ルーチン終了を示すHVA ライトを行います。その後、中断していた INTSRC\_mid 処理ルーチンを再開します。CPU は INTSRC\_mid 処理ルーチン終了を示す HVA ライトを行います。その後、INTSRC\_low のアサートを確認します。



図8-14, IRQ 動作タイミング(多重割り込み要求:競合)

削除: 図 8-16

削除: 図 8-18 図 8-18

**書式変更:** フォント : (日) MS ゴシック, 太字(なし), スペル チェックと 文章校正を行う

削除: 8-18

**喜式変更:** フォント: (日) MS ゴシッ

削除: 1618

# 8.5.4 ベクタ割り込み使用時の多重割り込み要求時の IRQ タイミング

ARM CPU とのハンドシェーク規格による VADOUT hold 期間があり、IRQADDRV のアサートから IRQACK のデアサートまで VADOUT の値を保持します。

### (1) 低プライオリティ要求と高プライオリティ要求の競合

ベクタ割り込み使用時に、低プライオリティ要求と高プライオリティ要求が競合したときの IRQ 動作タイミングを図 8-17に示します。

(割り込み信号:非同期、ベクタ割り込み端子:同期)

INTSRC\_low が先にアサートされ、その後に INTSRC\_high がアサートされています。CPU は、IRQACK をアサートした後 IRQADDRV のアサートを確認して、VAD\_high を取り込み INTSRC\_high 処理ルーチンに移行します。



図8-17, IRQ 動作タイミング(多重割り込み要求:高プライオリティ要求)

削除: 図 8-17

削除: 図 8-19 図 8-19

**書式変更**: フォント : (日) MS ゴシッ ク, 太字(なし), スペル チェックと 文章校正を行う

削除: 8-19

**書式変更:** フォント: (日) MS ゴシック

### (2) VADOUT hold 期間と高プライオリティ要求の競合

ベクタ割り込み利用時に VADOUT hold 期間と高プライオリティ要求が競合したときの IRQ 動作タイミング を図 8-18に示します。

(割り込み信号:非同期、ベクタ割り込み端子:同期)

INTSRC\_low が先にアサートされ、その後に INTSRC\_high がアサートされています。CPU は、IRQACK をアサートした後に IRQADDRV のアサートを確認して、VAD\_low を取り込み INTSRC\_low 処理ルーチンに移行します。

IRQACK をデアサートした後に INTSRC\_high のアサートを確認したので、IRQACK を再度アサートします。



図8-18, IRQ 動作タイミング(多重割り込み要求: VADOUT hold 期間)

削除: 図 8-18

削除: 図 8-20 図 8-20

**鲁式変更:** フォント : (日) MS ゴシッ ク, 太字(なし), スペル チェックと 文章校正を行う

削除: 8-20

**書式変更:** フォント: (日) MS ゴシッ

#### 8.6 使用上の注意点

#### 8.6.1 ベクタ割り込み端子使用時の注意点

AHB バスとベクタ割り込み端子はそれぞれ個別に動作するため、AHB バスを使用した HVA レジスタ・リード / ライトとベクタ割り込み端子の競合が考えられます。競合が起こった場合、正常なベクタ・アドレスが出力されなくなる可能性があります。

ベクタ割り込み端子と HVA レジスタ・ライトとの競合時は、AHB バスが HVA レジスタにダミー・ライトを行い、そのライト完了応答がくるまで CPU の IRQ 割り込みを禁止することによってベクタ割り込み端子 (IRQACK) のアサートがされないようにしています。

HVA レジスタ・ライトを行う場合、ライト完了応答を必ず待ってから CPU の IRQ 割り込みを許可するようにしてください。

<u>図 8-5」</u>示す順序通りの動作を行うことにより競合を回避するようにしていますので、必ず守るようにしてください。

### 8.6.2 レベル検出選択時の注意点

割り込み要求をレベル検出に設定している場合、一度アサートされた割り込みを CPU からの割り込み解除処理以外でディアサートしないでください。正常なベクタ・アドレスが出力されない可能性があります。

また、多重割り込みを許可している割り込み処理中に、割り込み要求が過渡的なタイミングで取り下げられた場合、サービス中の割り込みに再びジャンプします。この割り込み処理で HVA レジスタ・ライトを行うと、本割り込みコントローラは割り込み処理が終了したと認識するため、CPU が認識している割り込み要因とずれてしまいます。

削除: 図 8-6 図 8-6 に

**書式変更**: フォント: (日) MS ゴシッ

削除: 図 8-5

**書式変更**: フォント : (日) MS ゴシッ ク、太字(なし), スペル チェックと 文章校正を行う

**書式変更**: フォント: (日) MS ゴシッ

**書式変更**: フォント : (日) MS ゴシック

制除: 本割り込みコントローラが割り込みを受け付け、CPU がベクタ・アドレスを取得する前に割り込み要求がディアサートされた場合、同時に他の割り込み要求がないときは VADIN[31:0]端子に設定した値をベクタ・アドレスとして加しますイミングで取り下げられたケースを処置するために、VADIN[31:0]に 0000\_0014H (ハイベクタ時は FFFF\_0014H) を設定し、CPU の0000\_0014H (ハイベクタ時は FFFF\_0014H) には復帰命令のみを配置することを推奨しています。.